Changeset c1c37a1 in rtems


Ignore:
Timestamp:
Apr 7, 2015, 12:25:49 PM (4 years ago)
Author:
Daniel Hellstrom <daniel@…>
Branches:
4.11, master
Children:
d5ca821
Parents:
56ea46ba
git-author:
Daniel Hellstrom <daniel@…> (04/07/15 12:25:49)
git-committer:
Daniel Hellstrom <daniel@…> (04/16/15 23:10:26)
Message:

LIBPCI: converted to BSD header

Location:
cpukit/libpci
Files:
1 added
13 edited

Legend:

Unmodified
Added
Removed
  • cpukit/libpci/Makefile.am

    r56ea46ba rc1c37a1  
    1616                        pci/cfg_auto.h pci/cfg_static.h \
    1717                        pci/cfg_peripheral.h pci/cfg_read.h \
    18                         pci/ids.h pci/ids_extra.h pci/irq.h
     18                        pci/ids.h pci/ids_extra.h pci/irq.h \
     19                        pci/pcireg.h
    1920
    2021noinst_LIBRARIES = libpci.a
  • cpukit/libpci/pci.h

    r56ea46ba rc1c37a1  
    11/*
     2 * PCI library. Defines in this file was taken from FreeBSD and auto-generated
     3 * pci_ids.h reused from RTEMS.
    24 *
    3  *      PCI defines and function prototypes
    4  *      Copyright 1994, Drew Eckhardt
    5  *      Copyright 1997, 1998 Martin Mares <mj@atrey.karlin.mff.cuni.cz>
    6  *
    7  *      New PCI library written from scratch. Defines in this file was reused.
    8  *      auto-generated pci_ids.h also reused.
    9  *      Copyright 2009, Cobham Gaisler AB
     5 * COPYRIGHT (c) 2009 Cobham Gaisler AB.
    106 *
    11  *      For more information, please consult the following manuals (look at
    12  *      http://www.pcisig.com/ for how to get them):
    13  *
    14  *      PCI BIOS Specification
    15  *      PCI Local Bus Specification
    16  *      PCI to PCI Bridge Specification
    17  *      PCI System Design Guide
     7 * The license and distribution terms for this file may be
     8 * found in the file LICENSE in this distribution or at
     9 * http://www.rtems.com/license/LICENSE.
    1810 */
    1911
     
    2113#define __PCI_H__
    2214
     15#include <pci/pcireg.h>
    2316#include <pci/ids.h>
    2417
    25 /*
    26  * Under PCI, each device has 256 bytes of configuration address space,
    27  * of which the first 64 bytes are standardized as follows:
    28  */
    29 #define PCI_VENDOR_ID           0x00    /* 16 bits */
    30 #define PCI_DEVICE_ID           0x02    /* 16 bits */
    31 #define PCI_COMMAND             0x04    /* 16 bits */
    32 #define  PCI_COMMAND_IO         0x1     /* Enable response in I/O space */
    33 #define  PCI_COMMAND_MEMORY     0x2     /* Enable response in Memory space */
    34 #define  PCI_COMMAND_MASTER     0x4     /* Enable bus mastering */
    35 #define  PCI_COMMAND_SPECIAL    0x8     /* Enable response to special cycles */
    36 #define  PCI_COMMAND_INVALIDATE 0x10    /* Use memory write and invalidate */
    37 #define  PCI_COMMAND_VGA_PALETTE 0x20   /* Enable palette snooping */
    38 #define  PCI_COMMAND_PARITY     0x40    /* Enable parity checking */
    39 #define  PCI_COMMAND_WAIT       0x80    /* Enable address/data stepping */
    40 #define  PCI_COMMAND_SERR       0x100   /* Enable SERR */
    41 #define  PCI_COMMAND_FAST_BACK  0x200   /* Enable back-to-back writes */
     18#define PCI_INVALID_VENDORDEVICEID    0xffffffff
    4219
    43 #define PCI_STATUS              0x06    /* 16 bits */
    44 #define  PCI_STATUS_66MHZ       0x20    /* Support 66 Mhz PCI 2.1 bus */
    45 #define  PCI_STATUS_UDF         0x40    /* Support User Definable Features */
    46 
    47 #define  PCI_STATUS_FAST_BACK   0x80    /* Accept fast-back to back */
    48 #define  PCI_STATUS_PARITY      0x100   /* Detected parity error */
    49 #define  PCI_STATUS_DEVSEL_MASK 0x600   /* DEVSEL timing */
    50 #define  PCI_STATUS_DEVSEL_FAST 0x000
    51 #define  PCI_STATUS_DEVSEL_MEDIUM 0x200
    52 #define  PCI_STATUS_DEVSEL_SLOW 0x400
    53 #define  PCI_STATUS_SIG_TARGET_ABORT 0x800 /* Set on target abort */
    54 #define  PCI_STATUS_REC_TARGET_ABORT 0x1000 /* Master ack of " */
    55 #define  PCI_STATUS_REC_MASTER_ABORT 0x2000 /* Set on master abort */
    56 #define  PCI_STATUS_SIG_SYSTEM_ERROR 0x4000 /* Set when we drive SERR */
    57 #define  PCI_STATUS_DETECTED_PARITY 0x8000 /* Set on parity error */
    58 
    59 #define PCI_CLASS_REVISION      0x08    /* High 24 bits are class, low 8
    60                                            revision */
    61 #define PCI_REVISION_ID         0x08    /* Revision ID */
    62 #define PCI_CLASS_PROG          0x09    /* Reg. Level Programming Interface */
    63 #define PCI_CLASS_DEVICE        0x0a    /* Device class */
    64 
    65 #define PCI_CACHE_LINE_SIZE     0x0c    /* 8 bits */
    66 #define PCI_LATENCY_TIMER       0x0d    /* 8 bits */
    67 #define PCI_HEADER_TYPE         0x0e    /* 8 bits */
    68 #define  PCI_HEADER_TYPE_NORMAL 0
    69 #define  PCI_HEADER_TYPE_BRIDGE 1
    70 #define  PCI_HEADER_TYPE_CARDBUS 2
    71 
    72 #define PCI_BIST                0x0f    /* 8 bits */
    73 #define PCI_BIST_CODE_MASK      0x0f    /* Return result */
    74 #define PCI_BIST_START          0x40    /* 1 to start BIST, 2 secs or less */
    75 #define PCI_BIST_CAPABLE        0x80    /* 1 if BIST capable */
    76 
    77 /*
    78  * Base addresses specify locations in memory or I/O space.
    79  * Decoded size can be determined by writing a value of
    80  * 0xffffffff to the register, and reading it back. Only
    81  * 1 bits are decoded.
    82  */
    83 #define PCI_BASE_ADDRESS_0      0x10    /* 32 bits */
    84 #define PCI_BASE_ADDRESS_1      0x14    /* 32 bits [htype 0,1 only] */
    85 #define PCI_BASE_ADDRESS_2      0x18    /* 32 bits [htype 0 only] */
    86 #define PCI_BASE_ADDRESS_3      0x1c    /* 32 bits */
    87 #define PCI_BASE_ADDRESS_4      0x20    /* 32 bits */
    88 #define PCI_BASE_ADDRESS_5      0x24    /* 32 bits */
    89 #define  PCI_BASE_ADDRESS_SPACE 0x01    /* 0 = memory, 1 = I/O */
    90 #define  PCI_BASE_ADDRESS_SPACE_IO 0x01
    91 #define  PCI_BASE_ADDRESS_SPACE_MEMORY 0x00
    92 #define  PCI_BASE_ADDRESS_MEM_TYPE_MASK 0x06
    93 #define  PCI_BASE_ADDRESS_MEM_TYPE_32   0x00    /* 32 bit address */
    94 #define  PCI_BASE_ADDRESS_MEM_TYPE_1M   0x02    /* Below 1M */
    95 #define  PCI_BASE_ADDRESS_MEM_TYPE_64   0x04    /* 64 bit address */
    96 #define  PCI_BASE_ADDRESS_MEM_PREFETCH  0x08    /* prefetchable? */
    97 #define  PCI_BASE_ADDRESS_MEM_MASK      (~0x0fUL)
    98 #define  PCI_BASE_ADDRESS_IO_MASK       (~0x03UL)
    99 /* bit 1 is reserved if address_space = 1 */
    100 
    101 /* Header type 0 (normal devices) */
    102 #define PCI_CARDBUS_CIS         0x28
    103 #define PCI_SUBSYSTEM_VENDOR_ID 0x2c
    104 #define PCI_SUBSYSTEM_ID        0x2e
    105 #define PCI_ROM_ADDRESS         0x30    /* Bits 31..11 are address, 10..1 reserved */
    106 #define  PCI_ROM_ADDRESS_ENABLE 0x01
    107 #define  PCI_ROM_ADDRESS_MASK   (~0x7ffUL)
    108 
    109 /* 0x34 Capabilities Pointer (PCI 2.3) */
    110 #define PCI_CAP_PTR             0x34    /* 8 bits */
    111 
    112 /* 0x35-0x3b are reserved */
    113 #define PCI_INTERRUPT_LINE      0x3c    /* 8 bits */
    114 #define PCI_INTERRUPT_PIN       0x3d    /* 8 bits */
    115 #define PCI_MIN_GNT             0x3e    /* 8 bits */
    116 #define PCI_MAX_LAT             0x3f    /* 8 bits */
    117 
    118 /* Header type 1 (PCI-to-PCI bridges) */
    119 #define PCI_PRIMARY_BUS         0x18    /* Primary bus number */
    120 #define PCI_SECONDARY_BUS       0x19    /* Secondary bus number */
    121 #define PCI_SUBORDINATE_BUS     0x1a    /* Highest bus number behind the bridge */
    122 #define PCI_SEC_LATENCY_TIMER   0x1b    /* Latency timer for secondary interface */
    123 #define PCI_IO_BASE             0x1c    /* I/O range behind the bridge */
    124 #define PCI_IO_LIMIT            0x1d
    125 #define  PCI_IO_RANGE_TYPE_MASK 0x0f    /* I/O bridging type */
    126 #define  PCI_IO_RANGE_TYPE_16   0x00
    127 #define  PCI_IO_RANGE_TYPE_32   0x01
    128 #define  PCI_IO_RANGE_MASK      (~0x0f)
    129 #define PCI_SEC_STATUS          0x1e    /* Secondary status register, only bit 14 used */
    130 #define PCI_MEMORY_BASE         0x20    /* Memory range behind */
    131 #define PCI_MEMORY_LIMIT        0x22
    132 #define  PCI_MEMORY_RANGE_TYPE_MASK 0x0f
    133 #define  PCI_MEMORY_RANGE_MASK  (~0x0f)
    134 #define PCI_PREF_MEMORY_BASE    0x24    /* Prefetchable memory range behind */
    135 #define PCI_PREF_MEMORY_LIMIT   0x26
    136 #define  PCI_PREF_RANGE_TYPE_MASK 0x0f
    137 #define  PCI_PREF_RANGE_TYPE_32 0x00
    138 #define  PCI_PREF_RANGE_TYPE_64 0x01
    139 #define  PCI_PREF_RANGE_MASK    (~0x0f)
    140 #define PCI_PREF_BASE_UPPER32   0x28    /* Upper half of prefetchable memory range */
    141 #define PCI_PREF_LIMIT_UPPER32  0x2c
    142 #define PCI_IO_BASE_UPPER16     0x30    /* Upper half of I/O addresses */
    143 #define PCI_IO_LIMIT_UPPER16    0x32
    144 /* 0x34-0x3b is reserved */
    145 #define PCI_ROM_ADDRESS1        0x38    /* Same as PCI_ROM_ADDRESS, but for htype 1 */
    146 /* 0x3c-0x3d are same as for htype 0 */
    147 #define PCI_BRIDGE_CONTROL      0x3e
    148 #define  PCI_BRIDGE_CTL_PARITY  0x01    /* Enable parity detection on secondary interface */
    149 #define  PCI_BRIDGE_CTL_SERR    0x02    /* The same for SERR forwarding */
    150 #define  PCI_BRIDGE_CTL_NO_ISA  0x04    /* Disable bridging of ISA ports */
    151 #define  PCI_BRIDGE_CTL_VGA     0x08    /* Forward VGA addresses */
    152 #define  PCI_BRIDGE_CTL_MASTER_ABORT 0x20  /* Report master aborts */
    153 #define  PCI_BRIDGE_CTL_BUS_RESET 0x40  /* Secondary bus reset */
    154 #define  PCI_BRIDGE_CTL_FAST_BACK 0x80  /* Fast Back2Back enabled on secondary interface */
    155 
    156 /* Header type 2 (CardBus bridges) */
    157 /* 0x14-0x15 reserved */
    158 #define PCI_CB_SEC_STATUS       0x16    /* Secondary status */
    159 #define PCI_CB_PRIMARY_BUS      0x18    /* PCI bus number */
    160 #define PCI_CB_CARD_BUS         0x19    /* CardBus bus number */
    161 #define PCI_CB_SUBORDINATE_BUS  0x1a    /* Subordinate bus number */
    162 #define PCI_CB_LATENCY_TIMER    0x1b    /* CardBus latency timer */
    163 #define PCI_CB_MEMORY_BASE_0    0x1c
    164 #define PCI_CB_MEMORY_LIMIT_0   0x20
    165 #define PCI_CB_MEMORY_BASE_1    0x24
    166 #define PCI_CB_MEMORY_LIMIT_1   0x28
    167 #define PCI_CB_IO_BASE_0        0x2c
    168 #define PCI_CB_IO_BASE_0_HI     0x2e
    169 #define PCI_CB_IO_LIMIT_0       0x30
    170 #define PCI_CB_IO_LIMIT_0_HI    0x32
    171 #define PCI_CB_IO_BASE_1        0x34
    172 #define PCI_CB_IO_BASE_1_HI     0x36
    173 #define PCI_CB_IO_LIMIT_1       0x38
    174 #define PCI_CB_IO_LIMIT_1_HI    0x3a
    175 #define  PCI_CB_IO_RANGE_MASK   (~0x03)
    176 /* 0x3c-0x3d are same as for htype 0 */
    177 #define PCI_CB_BRIDGE_CONTROL   0x3e
    178 #define  PCI_CB_BRIDGE_CTL_PARITY       0x01    /* Similar to standard bridge control register */
    179 #define  PCI_CB_BRIDGE_CTL_SERR         0x02
    180 #define  PCI_CB_BRIDGE_CTL_ISA          0x04
    181 #define  PCI_CB_BRIDGE_CTL_VGA          0x08
    182 #define  PCI_CB_BRIDGE_CTL_MASTER_ABORT 0x20
    183 #define  PCI_CB_BRIDGE_CTL_CB_RESET     0x40    /* CardBus reset */
    184 #define  PCI_CB_BRIDGE_CTL_16BIT_INT    0x80    /* Enable interrupt for 16-bit cards */
    185 #define  PCI_CB_BRIDGE_CTL_PREFETCH_MEM0 0x100  /* Prefetch enable for both memory regions */
    186 #define  PCI_CB_BRIDGE_CTL_PREFETCH_MEM1 0x200
    187 #define  PCI_CB_BRIDGE_CTL_POST_WRITES  0x400
    188 #define PCI_CB_SUBSYSTEM_VENDOR_ID 0x40
    189 #define PCI_CB_SUBSYSTEM_ID     0x42
    190 #define PCI_CB_LEGACY_MODE_BASE 0x44    /* 16-bit PC Card legacy mode base address (ExCa) */
    191 /* 0x48-0x7f reserved */
    192 
    193 /* Device classes and subclasses */
    194 
    195 #define PCI_CLASS_NOT_DEFINED           0x0000
    196 #define PCI_CLASS_NOT_DEFINED_VGA       0x0001
    197 
    198 #define PCI_BASE_CLASS_STORAGE          0x01
    199 #define PCI_CLASS_STORAGE_SCSI          0x0100
    200 #define PCI_CLASS_STORAGE_IDE           0x0101
    201 #define PCI_CLASS_STORAGE_FLOPPY        0x0102
    202 #define PCI_CLASS_STORAGE_IPI           0x0103
    203 #define PCI_CLASS_STORAGE_RAID          0x0104
    204 #define PCI_CLASS_STORAGE_OTHER         0x0180
    205 
    206 #define PCI_BASE_CLASS_NETWORK          0x02
    207 #define PCI_CLASS_NETWORK_ETHERNET      0x0200
    208 #define PCI_CLASS_NETWORK_TOKEN_RING    0x0201
    209 #define PCI_CLASS_NETWORK_FDDI          0x0202
    210 #define PCI_CLASS_NETWORK_ATM           0x0203
    211 #define PCI_CLASS_NETWORK_OTHER         0x0280
    212 
    213 #define PCI_BASE_CLASS_DISPLAY          0x03
    214 #define PCI_CLASS_DISPLAY_VGA           0x0300
    215 #define PCI_CLASS_DISPLAY_XGA           0x0301
    216 #define PCI_CLASS_DISPLAY_OTHER         0x0380
    217 
    218 #define PCI_BASE_CLASS_MULTIMEDIA       0x04
    219 #define PCI_CLASS_MULTIMEDIA_VIDEO      0x0400
    220 #define PCI_CLASS_MULTIMEDIA_AUDIO      0x0401
    221 #define PCI_CLASS_MULTIMEDIA_OTHER      0x0480
    222 
    223 #define PCI_BASE_CLASS_MEMORY           0x05
    224 #define  PCI_CLASS_MEMORY_RAM           0x0500
    225 #define  PCI_CLASS_MEMORY_FLASH         0x0501
    226 #define  PCI_CLASS_MEMORY_OTHER         0x0580
    227 
    228 #define PCI_BASE_CLASS_BRIDGE           0x06
    229 #define  PCI_CLASS_BRIDGE_HOST          0x0600
    230 #define  PCI_CLASS_BRIDGE_ISA           0x0601
    231 #define  PCI_CLASS_BRIDGE_EISA          0x0602
    232 #define  PCI_CLASS_BRIDGE_MC            0x0603
    233 #define  PCI_CLASS_BRIDGE_PCI           0x0604
    234 #define  PCI_CLASS_BRIDGE_PCMCIA        0x0605
    235 #define  PCI_CLASS_BRIDGE_NUBUS         0x0606
    236 #define  PCI_CLASS_BRIDGE_CARDBUS       0x0607
    237 #define  PCI_CLASS_BRIDGE_OTHER         0x0680
    238 
    239 #define PCI_BASE_CLASS_COMMUNICATION    0x07
    240 #define PCI_CLASS_COMMUNICATION_SERIAL  0x0700
    241 #define PCI_CLASS_COMMUNICATION_PARALLEL 0x0701
    242 #define PCI_CLASS_COMMUNICATION_OTHER   0x0780
    243 
    244 #define PCI_BASE_CLASS_SYSTEM           0x08
    245 #define PCI_CLASS_SYSTEM_PIC            0x0800
    246 #define PCI_CLASS_SYSTEM_DMA            0x0801
    247 #define PCI_CLASS_SYSTEM_TIMER          0x0802
    248 #define PCI_CLASS_SYSTEM_RTC            0x0803
    249 #define PCI_CLASS_SYSTEM_OTHER          0x0880
    250 
    251 #define PCI_BASE_CLASS_INPUT            0x09
    252 #define PCI_CLASS_INPUT_KEYBOARD        0x0900
    253 #define PCI_CLASS_INPUT_PEN             0x0901
    254 #define PCI_CLASS_INPUT_MOUSE           0x0902
    255 #define PCI_CLASS_INPUT_OTHER           0x0980
    256 
    257 #define PCI_BASE_CLASS_DOCKING          0x0a
    258 #define PCI_CLASS_DOCKING_GENERIC       0x0a00
    259 #define PCI_CLASS_DOCKING_OTHER         0x0a01
    260 
    261 #define PCI_BASE_CLASS_PROCESSOR        0x0b
    262 #define PCI_CLASS_PROCESSOR_386         0x0b00
    263 #define PCI_CLASS_PROCESSOR_486         0x0b01
    264 #define PCI_CLASS_PROCESSOR_PENTIUM     0x0b02
    265 #define PCI_CLASS_PROCESSOR_ALPHA       0x0b10
    266 #define PCI_CLASS_PROCESSOR_POWERPC     0x0b20
    267 #define PCI_CLASS_PROCESSOR_CO          0x0b40
    268 
    269 #define PCI_BASE_CLASS_SERIAL           0x0c
    270 #define PCI_CLASS_SERIAL_FIREWIRE       0x0c00
    271 #define PCI_CLASS_SERIAL_ACCESS         0x0c01
    272 #define PCI_CLASS_SERIAL_SSA            0x0c02
    273 #define PCI_CLASS_SERIAL_USB            0x0c03
    274 #define PCI_CLASS_SERIAL_FIBER          0x0c04
    275 
    276 #define PCI_CLASS_OTHERS                0xff
    277 
    278 #define PCI_INVALID_VENDORDEVICEID    0xffffffff
    279 #define PCI_MULTI_FUNCTION            0x80
    280 
    281 #define PCI_MAX_DEVICES                 32
    282 #define PCI_MAX_FUNCTIONS               8
     20#define PCID_CLASS(class, dev) ((class << 8) | dev)
     21#define PCID_PCI2PCI_BRIDGE PCID_CLASS(PCIC_BRIDGE, PCIS_BRIDGE_PCI)
    28322
    28423#include <pci/access.h>
  • cpukit/libpci/pci/access.h

    r56ea46ba rc1c37a1  
    132132static inline void pci_mem_enable(pci_dev_t dev)
    133133{
    134         pci_modify_cmdsts(dev, PCI_COMMAND_MEMORY, PCI_COMMAND_MEMORY);
     134        pci_modify_cmdsts(dev, PCIM_CMD_MEMEN, PCIM_CMD_MEMEN);
    135135}
    136136
    137137static inline void pci_mem_disable(pci_dev_t dev)
    138138{
    139         pci_modify_cmdsts(dev, PCI_COMMAND_MEMORY, 0);
     139        pci_modify_cmdsts(dev, PCIM_CMD_MEMEN, 0);
    140140}
    141141
    142142static inline void pci_io_enable(pci_dev_t dev)
    143143{
    144         pci_modify_cmdsts(dev, PCI_COMMAND_IO, PCI_COMMAND_IO);
     144        pci_modify_cmdsts(dev, PCIM_CMD_PORTEN, PCIM_CMD_PORTEN);
    145145}
    146146
    147147static inline void pci_io_disable(pci_dev_t dev)
    148148{
    149         pci_modify_cmdsts(dev, PCI_COMMAND_IO, 0);
     149        pci_modify_cmdsts(dev, PCIM_CMD_PORTEN, 0);
    150150}
    151151
    152152static inline void pci_master_enable(pci_dev_t dev)
    153153{
    154         pci_modify_cmdsts(dev, PCI_COMMAND_MASTER, PCI_COMMAND_MASTER);
     154        pci_modify_cmdsts(dev, PCIM_CMD_BUSMASTEREN, PCIM_CMD_BUSMASTEREN);
    155155}
    156156
    157157static inline void pci_master_disable(pci_dev_t dev)
    158158{
    159         pci_modify_cmdsts(dev, PCI_COMMAND_MASTER, 0);
     159        pci_modify_cmdsts(dev, PCIM_CMD_BUSMASTEREN, 0);
    160160}
    161161
  • cpukit/libpci/pci/ids.h

    r56ea46ba rc1c37a1  
    1414 * <linux-pcisupport@cck.uni-kl.de>.
    1515 */
    16 #define PCI_VENDOR_ID_COMPAQ            0x0e11
    17 #define PCI_DEVICE_ID_COMPAQ_1280       0x3033
    18 #define PCI_DEVICE_ID_COMPAQ_TRIFLEX    0x4000
    19 #define PCI_DEVICE_ID_COMPAQ_SMART2P    0xae10
    20 #define PCI_DEVICE_ID_COMPAQ_NETEL100   0xae32
    21 #define PCI_DEVICE_ID_COMPAQ_NETEL10    0xae34
    22 #define PCI_DEVICE_ID_COMPAQ_NETFLEX3I  0xae35
    23 #define PCI_DEVICE_ID_COMPAQ_NETEL100D  0xae40
    24 #define PCI_DEVICE_ID_COMPAQ_NETEL100PI 0xae43
    25 #define PCI_DEVICE_ID_COMPAQ_NETEL100I  0xb011
    26 #define PCI_DEVICE_ID_COMPAQ_THUNDER    0xf130
    27 #define PCI_DEVICE_ID_COMPAQ_NETFLEX3B  0xf150
    28 
    29 #define PCI_VENDOR_ID_NCR               0x1000
    30 #define PCI_DEVICE_ID_NCR_53C810        0x0001
    31 #define PCI_DEVICE_ID_NCR_53C820        0x0002
    32 #define PCI_DEVICE_ID_NCR_53C825        0x0003
    33 #define PCI_DEVICE_ID_NCR_53C815        0x0004
    34 #define PCI_DEVICE_ID_NCR_53C860        0x0006
    35 #define PCI_DEVICE_ID_NCR_53C896        0x000b
    36 #define PCI_DEVICE_ID_NCR_53C895        0x000c
    37 #define PCI_DEVICE_ID_NCR_53C885        0x000d
    38 #define PCI_DEVICE_ID_NCR_53C875        0x000f
    39 #define PCI_DEVICE_ID_NCR_53C875J       0x008f
    40 
    41 #define PCI_VENDOR_ID_ATI               0x1002
    42 #define PCI_DEVICE_ID_ATI_68800         0x4158
    43 #define PCI_DEVICE_ID_ATI_215CT222      0x4354
    44 #define PCI_DEVICE_ID_ATI_210888CX      0x4358
    45 #define PCI_DEVICE_ID_ATI_215GB         0x4742
    46 #define PCI_DEVICE_ID_ATI_215GD         0x4744
    47 #define PCI_DEVICE_ID_ATI_215GI         0x4749
    48 #define PCI_DEVICE_ID_ATI_215GP         0x4750
    49 #define PCI_DEVICE_ID_ATI_215GQ         0x4751
    50 #define PCI_DEVICE_ID_ATI_215GT         0x4754
    51 #define PCI_DEVICE_ID_ATI_215GTB        0x4755
    52 #define PCI_DEVICE_ID_ATI_210888GX      0x4758
    53 #define PCI_DEVICE_ID_ATI_215LG         0x4c47
    54 #define PCI_DEVICE_ID_ATI_264LT         0x4c54
    55 #define PCI_DEVICE_ID_ATI_264VT         0x5654
    56 
    57 #define PCI_VENDOR_ID_VLSI              0x1004
    58 #define PCI_DEVICE_ID_VLSI_82C592       0x0005
    59 #define PCI_DEVICE_ID_VLSI_82C593       0x0006
    60 #define PCI_DEVICE_ID_VLSI_82C594       0x0007
    61 #define PCI_DEVICE_ID_VLSI_82C597       0x0009
    62 #define PCI_DEVICE_ID_VLSI_82C541       0x000c
    63 #define PCI_DEVICE_ID_VLSI_82C543       0x000d
    64 #define PCI_DEVICE_ID_VLSI_82C532       0x0101
    65 #define PCI_DEVICE_ID_VLSI_82C534       0x0102
    66 #define PCI_DEVICE_ID_VLSI_82C535       0x0104
    67 #define PCI_DEVICE_ID_VLSI_82C147       0x0105
    68 #define PCI_DEVICE_ID_VLSI_VAS96011     0x0702
    69 
    70 #define PCI_VENDOR_ID_ADL               0x1005
    71 #define PCI_DEVICE_ID_ADL_2301          0x2301
    72 
    73 #define PCI_VENDOR_ID_NS                0x100b
    74 #define PCI_DEVICE_ID_NS_87415          0x0002
    75 #define PCI_DEVICE_ID_NS_87410          0xd001
    76 
    77 #define PCI_VENDOR_ID_TSENG             0x100c
    78 #define PCI_DEVICE_ID_TSENG_W32P_2      0x3202
    79 #define PCI_DEVICE_ID_TSENG_W32P_b      0x3205
    80 #define PCI_DEVICE_ID_TSENG_W32P_c      0x3206
    81 #define PCI_DEVICE_ID_TSENG_W32P_d      0x3207
    82 #define PCI_DEVICE_ID_TSENG_ET6000      0x3208
    83 
    84 #define PCI_VENDOR_ID_WEITEK            0x100e
    85 #define PCI_DEVICE_ID_WEITEK_P9000      0x9001
    86 #define PCI_DEVICE_ID_WEITEK_P9100      0x9100
    87 
    88 #define PCI_VENDOR_ID_DEC               0x1011
    89 #define PCI_DEVICE_ID_DEC_BRD           0x0001
    90 #define PCI_DEVICE_ID_DEC_TULIP         0x0002
    91 #define PCI_DEVICE_ID_DEC_TGA           0x0004
    92 #define PCI_DEVICE_ID_DEC_TULIP_FAST    0x0009
    93 #define PCI_DEVICE_ID_DEC_TGA2          0x000D
    94 #define PCI_DEVICE_ID_DEC_FDDI          0x000F
    95 #define PCI_DEVICE_ID_DEC_TULIP_PLUS    0x0014
    96 #define PCI_DEVICE_ID_DEC_21142         0x0019
    97 #define PCI_DEVICE_ID_DEC_21052         0x0021
    98 #define PCI_DEVICE_ID_DEC_21150         0x0022
    99 #define PCI_DEVICE_ID_DEC_21152         0x0024
    100 
    101 #define PCI_VENDOR_ID_CIRRUS            0x1013
    102 #define PCI_DEVICE_ID_CIRRUS_7548       0x0038
    103 #define PCI_DEVICE_ID_CIRRUS_5430       0x00a0
    104 #define PCI_DEVICE_ID_CIRRUS_5434_4     0x00a4
    105 #define PCI_DEVICE_ID_CIRRUS_5434_8     0x00a8
    106 #define PCI_DEVICE_ID_CIRRUS_5436       0x00ac
    107 #define PCI_DEVICE_ID_CIRRUS_5446       0x00b8
    108 #define PCI_DEVICE_ID_CIRRUS_5480       0x00bc
    109 #define PCI_DEVICE_ID_CIRRUS_5464       0x00d4
    110 #define PCI_DEVICE_ID_CIRRUS_5465       0x00d6
    111 #define PCI_DEVICE_ID_CIRRUS_6729       0x1100
    112 #define PCI_DEVICE_ID_CIRRUS_6832       0x1110
    113 #define PCI_DEVICE_ID_CIRRUS_7542       0x1200
    114 #define PCI_DEVICE_ID_CIRRUS_7543       0x1202
    115 #define PCI_DEVICE_ID_CIRRUS_7541       0x1204
    116 
    117 #define PCI_VENDOR_ID_IBM               0x1014
    118 #define PCI_DEVICE_ID_IBM_FIRE_CORAL    0x000a
    119 #define PCI_DEVICE_ID_IBM_TR            0x0018
    120 #define PCI_DEVICE_ID_IBM_82G2675       0x001d
    121 #define PCI_DEVICE_ID_IBM_MCA           0x0020
    122 #define PCI_DEVICE_ID_IBM_82351         0x0022
    123 #define PCI_DEVICE_ID_IBM_SERVERAID     0x002e
    124 #define PCI_DEVICE_ID_IBM_TR_WAKE       0x003e
    125 #define PCI_DEVICE_ID_IBM_MPIC          0x0046
    126 #define PCI_DEVICE_ID_IBM_3780IDSP      0x007d
    127 #define PCI_DEVICE_ID_IBM_MPIC_2        0xffff
    128 
    129 #define PCI_VENDOR_ID_WD                0x101c
    130 #define PCI_DEVICE_ID_WD_7197           0x3296
    131 
    132 #define PCI_VENDOR_ID_AMD               0x1022
    133 #define PCI_DEVICE_ID_AMD_LANCE         0x2000
    134 #define PCI_DEVICE_ID_AMD_SCSI          0x2020
    135 
    136 #define PCI_VENDOR_ID_TRIDENT           0x1023
    137 #define PCI_DEVICE_ID_TRIDENT_9397      0x9397
    138 #define PCI_DEVICE_ID_TRIDENT_9420      0x9420
    139 #define PCI_DEVICE_ID_TRIDENT_9440      0x9440
    140 #define PCI_DEVICE_ID_TRIDENT_9660      0x9660
    141 #define PCI_DEVICE_ID_TRIDENT_9750      0x9750
    142 
    143 #define PCI_VENDOR_ID_AI                0x1025
    144 #define PCI_DEVICE_ID_AI_M1435          0x1435
    145 
    146 #define PCI_VENDOR_ID_MATROX            0x102B
    147 #define PCI_DEVICE_ID_MATROX_MGA_2      0x0518
    148 #define PCI_DEVICE_ID_MATROX_MIL        0x0519
    149 #define PCI_DEVICE_ID_MATROX_MYS        0x051A
    150 #define PCI_DEVICE_ID_MATROX_MIL_2      0x051b
    151 #define PCI_DEVICE_ID_MATROX_MIL_2_AGP  0x051f
    152 #define PCI_DEVICE_ID_MATROX_MGA_IMP    0x0d10
    153 
    154 #define PCI_VENDOR_ID_CT                0x102c
    155 #define PCI_DEVICE_ID_CT_65545          0x00d8
    156 #define PCI_DEVICE_ID_CT_65548          0x00dc
    157 #define PCI_DEVICE_ID_CT_65550          0x00e0
    158 #define PCI_DEVICE_ID_CT_65554          0x00e4
    159 #define PCI_DEVICE_ID_CT_65555          0x00e5
    160 
    161 #define PCI_VENDOR_ID_MIRO              0x1031
    162 #define PCI_DEVICE_ID_MIRO_36050        0x5601
    163 
    164 #define PCI_VENDOR_ID_NEC               0x1033
    165 #define PCI_DEVICE_ID_NEC_PCX2          0x0046
    166 
    167 #define PCI_VENDOR_ID_FD                0x1036
    168 #define PCI_DEVICE_ID_FD_36C70          0x0000
    169 
    170 #define PCI_VENDOR_ID_SI                0x1039
    171 #define PCI_DEVICE_ID_SI_5591_AGP       0x0001
    172 #define PCI_DEVICE_ID_SI_6202           0x0002
    173 #define PCI_DEVICE_ID_SI_503            0x0008
    174 #define PCI_DEVICE_ID_SI_ACPI           0x0009
    175 #define PCI_DEVICE_ID_SI_5597_VGA       0x0200
    176 #define PCI_DEVICE_ID_SI_6205           0x0205
    177 #define PCI_DEVICE_ID_SI_501            0x0406
    178 #define PCI_DEVICE_ID_SI_496            0x0496
    179 #define PCI_DEVICE_ID_SI_601            0x0601
    180 #define PCI_DEVICE_ID_SI_5107           0x5107
    181 #define PCI_DEVICE_ID_SI_5511           0x5511
    182 #define PCI_DEVICE_ID_SI_5513           0x5513
    183 #define PCI_DEVICE_ID_SI_5571           0x5571
    184 #define PCI_DEVICE_ID_SI_5591           0x5591
    185 #define PCI_DEVICE_ID_SI_5597           0x5597
    186 #define PCI_DEVICE_ID_SI_7001           0x7001
    187 
    188 #define PCI_VENDOR_ID_HP                0x103c
    189 #define PCI_DEVICE_ID_HP_J2585A         0x1030
    190 #define PCI_DEVICE_ID_HP_J2585B         0x1031
    191 
    192 #define PCI_VENDOR_ID_PCTECH            0x1042
    193 #define PCI_DEVICE_ID_PCTECH_RZ1000     0x1000
    194 #define PCI_DEVICE_ID_PCTECH_RZ1001     0x1001
    195 #define PCI_DEVICE_ID_PCTECH_SAMURAI_0  0x3000
    196 #define PCI_DEVICE_ID_PCTECH_SAMURAI_1  0x3010
    197 #define PCI_DEVICE_ID_PCTECH_SAMURAI_IDE 0x3020
    198 
    199 #define PCI_VENDOR_ID_DPT               0x1044
    200 #define PCI_DEVICE_ID_DPT               0xa400
    201 
    202 #define PCI_VENDOR_ID_OPTI              0x1045
    203 #define PCI_DEVICE_ID_OPTI_92C178       0xc178
    204 #define PCI_DEVICE_ID_OPTI_82C557       0xc557
    205 #define PCI_DEVICE_ID_OPTI_82C558       0xc558
    206 #define PCI_DEVICE_ID_OPTI_82C621       0xc621
    207 #define PCI_DEVICE_ID_OPTI_82C700       0xc700
    208 #define PCI_DEVICE_ID_OPTI_82C701       0xc701
    209 #define PCI_DEVICE_ID_OPTI_82C814       0xc814
    210 #define PCI_DEVICE_ID_OPTI_82C822       0xc822
    211 #define PCI_DEVICE_ID_OPTI_82C825       0xd568
    212 
    213 #define PCI_VENDOR_ID_SGS               0x104a
    214 #define PCI_DEVICE_ID_SGS_2000          0x0008
    215 #define PCI_DEVICE_ID_SGS_1764          0x0009
    216 
    217 #define PCI_VENDOR_ID_BUSLOGIC                0x104B
    218 #define PCI_DEVICE_ID_BUSLOGIC_MULTIMASTER_NC 0x0140
    219 #define PCI_DEVICE_ID_BUSLOGIC_MULTIMASTER    0x1040
    220 #define PCI_DEVICE_ID_BUSLOGIC_FLASHPOINT     0x8130
    221 
    222 #define PCI_VENDOR_ID_TI                0x104c
    223 #define PCI_DEVICE_ID_TI_TVP4010        0x3d04
    224 #define PCI_DEVICE_ID_TI_TVP4020        0x3d07
    225 #define PCI_DEVICE_ID_TI_PCI1130        0xac12
    226 #define PCI_DEVICE_ID_TI_PCI1031        0xac13
    227 #define PCI_DEVICE_ID_TI_PCI1131        0xac15
    228 #define PCI_DEVICE_ID_TI_PCI1250        0xac16
    229 #define PCI_DEVICE_ID_TI_PCI1220        0xac17
    230 
    231 #define PCI_VENDOR_ID_OAK               0x104e
    232 #define PCI_DEVICE_ID_OAK_OTI107        0x0107
     16#define PCIR_VENDOR_COMPAQ              0x0e11
     17#define PCIR_DEVICE_COMPAQ_1280 0x3033
     18#define PCIR_DEVICE_COMPAQ_TRIFLEX      0x4000
     19#define PCIR_DEVICE_COMPAQ_SMART2P      0xae10
     20#define PCIR_DEVICE_COMPAQ_NETEL100     0xae32
     21#define PCIR_DEVICE_COMPAQ_NETEL10      0xae34
     22#define PCIR_DEVICE_COMPAQ_NETFLEX3I    0xae35
     23#define PCIR_DEVICE_COMPAQ_NETEL100D    0xae40
     24#define PCIR_DEVICE_COMPAQ_NETEL100PI   0xae43
     25#define PCIR_DEVICE_COMPAQ_NETEL100I    0xb011
     26#define PCIR_DEVICE_COMPAQ_THUNDER      0xf130
     27#define PCIR_DEVICE_COMPAQ_NETFLEX3B    0xf150
     28
     29#define PCIR_VENDOR_NCR         0x1000
     30#define PCIR_DEVICE_NCR_53C810  0x0001
     31#define PCIR_DEVICE_NCR_53C820  0x0002
     32#define PCIR_DEVICE_NCR_53C825  0x0003
     33#define PCIR_DEVICE_NCR_53C815  0x0004
     34#define PCIR_DEVICE_NCR_53C860  0x0006
     35#define PCIR_DEVICE_NCR_53C896  0x000b
     36#define PCIR_DEVICE_NCR_53C895  0x000c
     37#define PCIR_DEVICE_NCR_53C885  0x000d
     38#define PCIR_DEVICE_NCR_53C875  0x000f
     39#define PCIR_DEVICE_NCR_53C875J 0x008f
     40
     41#define PCIR_VENDOR_ATI         0x1002
     42#define PCIR_DEVICE_ATI_68800           0x4158
     43#define PCIR_DEVICE_ATI_215CT222        0x4354
     44#define PCIR_DEVICE_ATI_210888CX        0x4358
     45#define PCIR_DEVICE_ATI_215GB           0x4742
     46#define PCIR_DEVICE_ATI_215GD           0x4744
     47#define PCIR_DEVICE_ATI_215GI           0x4749
     48#define PCIR_DEVICE_ATI_215GP           0x4750
     49#define PCIR_DEVICE_ATI_215GQ           0x4751
     50#define PCIR_DEVICE_ATI_215GT           0x4754
     51#define PCIR_DEVICE_ATI_215GTB  0x4755
     52#define PCIR_DEVICE_ATI_210888GX        0x4758
     53#define PCIR_DEVICE_ATI_215LG           0x4c47
     54#define PCIR_DEVICE_ATI_264LT           0x4c54
     55#define PCIR_DEVICE_ATI_264VT           0x5654
     56
     57#define PCIR_VENDOR_VLSI                0x1004
     58#define PCIR_DEVICE_VLSI_82C592 0x0005
     59#define PCIR_DEVICE_VLSI_82C593 0x0006
     60#define PCIR_DEVICE_VLSI_82C594 0x0007
     61#define PCIR_DEVICE_VLSI_82C597 0x0009
     62#define PCIR_DEVICE_VLSI_82C541 0x000c
     63#define PCIR_DEVICE_VLSI_82C543 0x000d
     64#define PCIR_DEVICE_VLSI_82C532 0x0101
     65#define PCIR_DEVICE_VLSI_82C534 0x0102
     66#define PCIR_DEVICE_VLSI_82C535 0x0104
     67#define PCIR_DEVICE_VLSI_82C147 0x0105
     68#define PCIR_DEVICE_VLSI_VAS96011       0x0702
     69
     70#define PCIR_VENDOR_ADL         0x1005
     71#define PCIR_DEVICE_ADL_2301            0x2301
     72
     73#define PCIR_VENDOR_NS          0x100b
     74#define PCIR_DEVICE_NS_87415            0x0002
     75#define PCIR_DEVICE_NS_87410            0xd001
     76
     77#define PCIR_VENDOR_TSENG               0x100c
     78#define PCIR_DEVICE_TSENG_W32P_2        0x3202
     79#define PCIR_DEVICE_TSENG_W32P_b        0x3205
     80#define PCIR_DEVICE_TSENG_W32P_c        0x3206
     81#define PCIR_DEVICE_TSENG_W32P_d        0x3207
     82#define PCIR_DEVICE_TSENG_ET6000        0x3208
     83
     84#define PCIR_VENDOR_WEITEK              0x100e
     85#define PCIR_DEVICE_WEITEK_P9000        0x9001
     86#define PCIR_DEVICE_WEITEK_P9100        0x9100
     87
     88#define PCIR_VENDOR_DEC         0x1011
     89#define PCIR_DEVICE_DEC_BRD             0x0001
     90#define PCIR_DEVICE_DEC_TULIP           0x0002
     91#define PCIR_DEVICE_DEC_TGA             0x0004
     92#define PCIR_DEVICE_DEC_TULIP_FAST      0x0009
     93#define PCIR_DEVICE_DEC_TGA2            0x000D
     94#define PCIR_DEVICE_DEC_FDDI            0x000F
     95#define PCIR_DEVICE_DEC_TULIP_PLUS      0x0014
     96#define PCIR_DEVICE_DEC_21142           0x0019
     97#define PCIR_DEVICE_DEC_21052           0x0021
     98#define PCIR_DEVICE_DEC_21150           0x0022
     99#define PCIR_DEVICE_DEC_21152           0x0024
     100
     101#define PCIR_VENDOR_CIRRUS              0x1013
     102#define PCIR_DEVICE_CIRRUS_7548 0x0038
     103#define PCIR_DEVICE_CIRRUS_5430 0x00a0
     104#define PCIR_DEVICE_CIRRUS_5434_4       0x00a4
     105#define PCIR_DEVICE_CIRRUS_5434_8       0x00a8
     106#define PCIR_DEVICE_CIRRUS_5436 0x00ac
     107#define PCIR_DEVICE_CIRRUS_5446 0x00b8
     108#define PCIR_DEVICE_CIRRUS_5480 0x00bc
     109#define PCIR_DEVICE_CIRRUS_5464 0x00d4
     110#define PCIR_DEVICE_CIRRUS_5465 0x00d6
     111#define PCIR_DEVICE_CIRRUS_6729 0x1100
     112#define PCIR_DEVICE_CIRRUS_6832 0x1110
     113#define PCIR_DEVICE_CIRRUS_7542 0x1200
     114#define PCIR_DEVICE_CIRRUS_7543 0x1202
     115#define PCIR_DEVICE_CIRRUS_7541 0x1204
     116
     117#define PCIR_VENDOR_IBM         0x1014
     118#define PCIR_DEVICE_IBM_FIRE_CORAL      0x000a
     119#define PCIR_DEVICE_IBM_TR              0x0018
     120#define PCIR_DEVICE_IBM_82G2675 0x001d
     121#define PCIR_DEVICE_IBM_MCA             0x0020
     122#define PCIR_DEVICE_IBM_82351           0x0022
     123#define PCIR_DEVICE_IBM_SERVERAID       0x002e
     124#define PCIR_DEVICE_IBM_TR_WAKE 0x003e
     125#define PCIR_DEVICE_IBM_MPIC            0x0046
     126#define PCIR_DEVICE_IBM_3780IDSP        0x007d
     127#define PCIR_DEVICE_IBM_MPIC_2  0xffff
     128
     129#define PCIR_VENDOR_WD          0x101c
     130#define PCIR_DEVICE_WD_7197             0x3296
     131
     132#define PCIR_VENDOR_AMD         0x1022
     133#define PCIR_DEVICE_AMD_LANCE           0x2000
     134#define PCIR_DEVICE_AMD_SCSI            0x2020
     135
     136#define PCIR_VENDOR_TRIDENT             0x1023
     137#define PCIR_DEVICE_TRIDENT_9397        0x9397
     138#define PCIR_DEVICE_TRIDENT_9420        0x9420
     139#define PCIR_DEVICE_TRIDENT_9440        0x9440
     140#define PCIR_DEVICE_TRIDENT_9660        0x9660
     141#define PCIR_DEVICE_TRIDENT_9750        0x9750
     142
     143#define PCIR_VENDOR_AI          0x1025
     144#define PCIR_DEVICE_AI_M1435            0x1435
     145
     146#define PCIR_VENDOR_MATROX              0x102B
     147#define PCIR_DEVICE_MATROX_MGA_2        0x0518
     148#define PCIR_DEVICE_MATROX_MIL  0x0519
     149#define PCIR_DEVICE_MATROX_MYS  0x051A
     150#define PCIR_DEVICE_MATROX_MIL_2        0x051b
     151#define PCIR_DEVICE_MATROX_MIL_2_AGP    0x051f
     152#define PCIR_DEVICE_MATROX_MGA_IMP      0x0d10
     153
     154#define PCIR_VENDOR_CT          0x102c
     155#define PCIR_DEVICE_CT_65545            0x00d8
     156#define PCIR_DEVICE_CT_65548            0x00dc
     157#define PCIR_DEVICE_CT_65550            0x00e0
     158#define PCIR_DEVICE_CT_65554            0x00e4
     159#define PCIR_DEVICE_CT_65555            0x00e5
     160
     161#define PCIR_VENDOR_MIRO                0x1031
     162#define PCIR_DEVICE_MIRO_36050  0x5601
     163
     164#define PCIR_VENDOR_NEC         0x1033
     165#define PCIR_DEVICE_NEC_PCX2            0x0046
     166
     167#define PCIR_VENDOR_FD          0x1036
     168#define PCIR_DEVICE_FD_36C70            0x0000
     169
     170#define PCIR_VENDOR_SI          0x1039
     171#define PCIR_DEVICE_SI_5591_AGP 0x0001
     172#define PCIR_DEVICE_SI_6202             0x0002
     173#define PCIR_DEVICE_SI_503              0x0008
     174#define PCIR_DEVICE_SI_ACPI             0x0009
     175#define PCIR_DEVICE_SI_5597_VGA 0x0200
     176#define PCIR_DEVICE_SI_6205             0x0205
     177#define PCIR_DEVICE_SI_501              0x0406
     178#define PCIR_DEVICE_SI_496              0x0496
     179#define PCIR_DEVICE_SI_601              0x0601
     180#define PCIR_DEVICE_SI_5107             0x5107
     181#define PCIR_DEVICE_SI_5511             0x5511
     182#define PCIR_DEVICE_SI_5513             0x5513
     183#define PCIR_DEVICE_SI_5571             0x5571
     184#define PCIR_DEVICE_SI_5591             0x5591
     185#define PCIR_DEVICE_SI_5597             0x5597
     186#define PCIR_DEVICE_SI_7001             0x7001
     187
     188#define PCIR_VENDOR_HP          0x103c
     189#define PCIR_DEVICE_HP_J2585A           0x1030
     190#define PCIR_DEVICE_HP_J2585B           0x1031
     191
     192#define PCIR_VENDOR_PCTECH              0x1042
     193#define PCIR_DEVICE_PCTECH_RZ1000       0x1000
     194#define PCIR_DEVICE_PCTECH_RZ1001       0x1001
     195#define PCIR_DEVICE_PCTECH_SAMURAI_0    0x3000
     196#define PCIR_DEVICE_PCTECH_SAMURAI_1    0x3010
     197#define PCIR_DEVICE_PCTECH_SAMURAI_IDE 0x3020
     198
     199#define PCIR_VENDOR_DPT               0x1044
     200#define PCIR_DEVICE_DPT               0xa400
     201
     202#define PCIR_VENDOR_OPTI                0x1045
     203#define PCIR_DEVICE_OPTI_92C178 0xc178
     204#define PCIR_DEVICE_OPTI_82C557 0xc557
     205#define PCIR_DEVICE_OPTI_82C558 0xc558
     206#define PCIR_DEVICE_OPTI_82C621 0xc621
     207#define PCIR_DEVICE_OPTI_82C700 0xc700
     208#define PCIR_DEVICE_OPTI_82C701 0xc701
     209#define PCIR_DEVICE_OPTI_82C814 0xc814
     210#define PCIR_DEVICE_OPTI_82C822 0xc822
     211#define PCIR_DEVICE_OPTI_82C825 0xd568
     212
     213#define PCIR_VENDOR_SGS         0x104a
     214#define PCIR_DEVICE_SGS_2000            0x0008
     215#define PCIR_DEVICE_SGS_1764            0x0009
     216
     217#define PCIR_VENDOR_BUSLOGIC                  0x104B
     218#define PCIR_DEVICE_BUSLOGIC_MULTIMASTER_NC 0x0140
     219#define PCIR_DEVICE_BUSLOGIC_MULTIMASTER    0x1040
     220#define PCIR_DEVICE_BUSLOGIC_FLASHPOINT     0x8130
     221
     222#define PCIR_VENDOR_TI          0x104c
     223#define PCIR_DEVICE_TI_TVP4010  0x3d04
     224#define PCIR_DEVICE_TI_TVP4020  0x3d07
     225#define PCIR_DEVICE_TI_PCI1130  0xac12
     226#define PCIR_DEVICE_TI_PCI1031  0xac13
     227#define PCIR_DEVICE_TI_PCI1131  0xac15
     228#define PCIR_DEVICE_TI_PCI1250  0xac16
     229#define PCIR_DEVICE_TI_PCI1220  0xac17
     230
     231#define PCIR_VENDOR_OAK         0x104e
     232#define PCIR_DEVICE_OAK_OTI107  0x0107
    233233
    234234/* Winbond have two vendor IDs! See 0x10ad as well */
    235 #define PCI_VENDOR_ID_WINBOND2          0x1050
    236 #define PCI_DEVICE_ID_WINBOND2_89C940   0x0940
    237 
    238 #define PCI_VENDOR_ID_MOTOROLA          0x1057
    239 #define PCI_DEVICE_ID_MOTOROLA_MPC105   0x0001
    240 #define PCI_DEVICE_ID_MOTOROLA_MPC106   0x0002
    241 #define PCI_DEVICE_ID_MOTOROLA_RAVEN    0x4801
    242 
    243 #define PCI_VENDOR_ID_PROMISE           0x105a
    244 #define PCI_DEVICE_ID_PROMISE_20246     0x4d33
    245 #define PCI_DEVICE_ID_PROMISE_5300      0x5300
    246 
    247 #define PCI_VENDOR_ID_N9                0x105d
    248 #define PCI_DEVICE_ID_N9_I128           0x2309
    249 #define PCI_DEVICE_ID_N9_I128_2         0x2339
    250 #define PCI_DEVICE_ID_N9_I128_T2R       0x493d
    251 
    252 #define PCI_VENDOR_ID_UMC               0x1060
    253 #define PCI_DEVICE_ID_UMC_UM8673F       0x0101
    254 #define PCI_DEVICE_ID_UMC_UM8891A       0x0891
    255 #define PCI_DEVICE_ID_UMC_UM8886BF      0x673a
    256 #define PCI_DEVICE_ID_UMC_UM8886A       0x886a
    257 #define PCI_DEVICE_ID_UMC_UM8881F       0x8881
    258 #define PCI_DEVICE_ID_UMC_UM8886F       0x8886
    259 #define PCI_DEVICE_ID_UMC_UM9017F       0x9017
    260 #define PCI_DEVICE_ID_UMC_UM8886N       0xe886
    261 #define PCI_DEVICE_ID_UMC_UM8891N       0xe891
    262 
    263 #define PCI_VENDOR_ID_X                 0x1061
    264 #define PCI_DEVICE_ID_X_AGX016          0x0001
    265 
    266 #define PCI_VENDOR_ID_PICOP             0x1066
    267 #define PCI_DEVICE_ID_PICOP_PT86C52X    0x0001
    268 #define PCI_DEVICE_ID_PICOP_PT80C524    0x8002
    269 
    270 #define PCI_VENDOR_ID_APPLE             0x106b
    271 #define PCI_DEVICE_ID_APPLE_BANDIT      0x0001
    272 #define PCI_DEVICE_ID_APPLE_GC          0x0002
    273 #define PCI_DEVICE_ID_APPLE_HYDRA       0x000e
    274 
    275 #define PCI_VENDOR_ID_NEXGEN            0x1074
    276 #define PCI_DEVICE_ID_NEXGEN_82C501     0x4e78
    277 
    278 #define PCI_VENDOR_ID_QLOGIC            0x1077
    279 #define PCI_DEVICE_ID_QLOGIC_ISP1020    0x1020
    280 #define PCI_DEVICE_ID_QLOGIC_ISP1022    0x1022
    281 
    282 #define PCI_VENDOR_ID_CYRIX             0x1078
    283 #define PCI_DEVICE_ID_CYRIX_5510        0x0000
    284 #define PCI_DEVICE_ID_CYRIX_PCI_MASTER  0x0001
    285 #define PCI_DEVICE_ID_CYRIX_5520        0x0002
    286 #define PCI_DEVICE_ID_CYRIX_5530_LEGACY 0x0100
    287 #define PCI_DEVICE_ID_CYRIX_5530_SMI    0x0101
    288 #define PCI_DEVICE_ID_CYRIX_5530_IDE    0x0102
    289 #define PCI_DEVICE_ID_CYRIX_5530_AUDIO  0x0103
    290 #define PCI_DEVICE_ID_CYRIX_5530_VIDEO  0x0104
    291 
    292 #define PCI_VENDOR_ID_LEADTEK           0x107d
    293 #define PCI_DEVICE_ID_LEADTEK_805       0x0000
    294 
    295 #define PCI_VENDOR_ID_CONTAQ            0x1080
    296 #define PCI_DEVICE_ID_CONTAQ_82C599     0x0600
    297 #define PCI_DEVICE_ID_CONTAQ_82C693     0xc693
    298 
    299 #define PCI_VENDOR_ID_FOREX             0x1083
    300 
    301 #define PCI_VENDOR_ID_OLICOM            0x108d
    302 #define PCI_DEVICE_ID_OLICOM_OC3136     0x0001
    303 #define PCI_DEVICE_ID_OLICOM_OC2315     0x0011
    304 #define PCI_DEVICE_ID_OLICOM_OC2325     0x0012
    305 #define PCI_DEVICE_ID_OLICOM_OC2183     0x0013
    306 #define PCI_DEVICE_ID_OLICOM_OC2326     0x0014
    307 #define PCI_DEVICE_ID_OLICOM_OC6151     0x0021
    308 
    309 #define PCI_VENDOR_ID_SUN               0x108e
    310 #define PCI_DEVICE_ID_SUN_EBUS          0x1000
    311 #define PCI_DEVICE_ID_SUN_HAPPYMEAL     0x1001
    312 #define PCI_DEVICE_ID_SUN_SIMBA         0x5000
    313 #define PCI_DEVICE_ID_SUN_PBM           0x8000
    314 #define PCI_DEVICE_ID_SUN_SABRE         0xa000
    315 
    316 #define PCI_VENDOR_ID_CMD               0x1095
    317 #define PCI_DEVICE_ID_CMD_640           0x0640
    318 #define PCI_DEVICE_ID_CMD_643           0x0643
    319 #define PCI_DEVICE_ID_CMD_646           0x0646
    320 #define PCI_DEVICE_ID_CMD_647           0x0647
    321 #define PCI_DEVICE_ID_CMD_670           0x0670
    322 
    323 #define PCI_VENDOR_ID_VISION            0x1098
    324 #define PCI_DEVICE_ID_VISION_QD8500     0x0001
    325 #define PCI_DEVICE_ID_VISION_QD8580     0x0002
    326 
    327 #define PCI_VENDOR_ID_BROOKTREE         0x109e
    328 #define PCI_DEVICE_ID_BROOKTREE_848     0x0350
    329 #define PCI_DEVICE_ID_BROOKTREE_849A    0x0351
    330 #define PCI_DEVICE_ID_BROOKTREE_8474    0x8474
    331 
    332 #define PCI_VENDOR_ID_SIERRA            0x10a8
    333 #define PCI_DEVICE_ID_SIERRA_STB        0x0000
    334 
    335 #define PCI_VENDOR_ID_ACC               0x10aa
    336 #define PCI_DEVICE_ID_ACC_2056          0x0000
    337 
    338 #define PCI_VENDOR_ID_WINBOND           0x10ad
    339 #define PCI_DEVICE_ID_WINBOND_83769     0x0001
    340 #define PCI_DEVICE_ID_WINBOND_82C105    0x0105
    341 #define PCI_DEVICE_ID_WINBOND_83C553    0x0565
    342 
    343 #define PCI_VENDOR_ID_DATABOOK          0x10b3
    344 #define PCI_DEVICE_ID_DATABOOK_87144    0xb106
    345 
    346 #define PCI_VENDOR_ID_PLX               0x10b5
    347 #define PCI_DEVICE_ID_PLX_9050          0x9050
    348 #define PCI_DEVICE_ID_PLX_9060          0x9060
    349 #define PCI_DEVICE_ID_PLX_9060ES        0x906E
    350 #define PCI_DEVICE_ID_PLX_9060SD        0x906D
    351 #define PCI_DEVICE_ID_PLX_9080          0x9080
    352 
    353 #define PCI_VENDOR_ID_MADGE             0x10b6
    354 #define PCI_DEVICE_ID_MADGE_MK2         0x0002
    355 #define PCI_DEVICE_ID_MADGE_C155S       0x1001
    356 
    357 #define PCI_VENDOR_ID_3COM              0x10b7
    358 #define PCI_DEVICE_ID_3COM_3C339        0x3390
    359 #define PCI_DEVICE_ID_3COM_3C590        0x5900
    360 #define PCI_DEVICE_ID_3COM_3C595TX      0x5950
    361 #define PCI_DEVICE_ID_3COM_3C595T4      0x5951
    362 #define PCI_DEVICE_ID_3COM_3C595MII     0x5952
    363 #define PCI_DEVICE_ID_3COM_3C900TPO     0x9000
    364 #define PCI_DEVICE_ID_3COM_3C900COMBO   0x9001
    365 #define PCI_DEVICE_ID_3COM_3C905TX      0x9050
    366 #define PCI_DEVICE_ID_3COM_3C905T4      0x9051
    367 #define PCI_DEVICE_ID_3COM_3C905B_TX    0x9055
    368 
    369 #define PCI_VENDOR_ID_SMC               0x10b8
    370 #define PCI_DEVICE_ID_SMC_EPIC100       0x0005
    371 
    372 #define PCI_VENDOR_ID_AL                0x10b9
    373 #define PCI_DEVICE_ID_AL_M1445          0x1445
    374 #define PCI_DEVICE_ID_AL_M1449          0x1449
    375 #define PCI_DEVICE_ID_AL_M1451          0x1451
    376 #define PCI_DEVICE_ID_AL_M1461          0x1461
    377 #define PCI_DEVICE_ID_AL_M1489          0x1489
    378 #define PCI_DEVICE_ID_AL_M1511          0x1511
    379 #define PCI_DEVICE_ID_AL_M1513          0x1513
    380 #define PCI_DEVICE_ID_AL_M1521          0x1521
    381 #define PCI_DEVICE_ID_AL_M1523          0x1523
    382 #define PCI_DEVICE_ID_AL_M1531          0x1531
    383 #define PCI_DEVICE_ID_AL_M1533          0x1533
    384 #define PCI_DEVICE_ID_AL_M3307          0x3307
    385 #define PCI_DEVICE_ID_AL_M4803          0x5215
    386 #define PCI_DEVICE_ID_AL_M5219          0x5219
    387 #define PCI_DEVICE_ID_AL_M5229          0x5229
    388 #define PCI_DEVICE_ID_AL_M5237          0x5237
    389 #define PCI_DEVICE_ID_AL_M7101          0x7101
    390 
    391 #define PCI_VENDOR_ID_MITSUBISHI        0x10ba
    392 
    393 #define PCI_VENDOR_ID_SURECOM           0x10bd
    394 #define PCI_DEVICE_ID_SURECOM_NE34      0x0e34
    395 
    396 #define PCI_VENDOR_ID_NEOMAGIC          0x10c8
    397 #define PCI_DEVICE_ID_NEOMAGIC_MAGICGRAPH_NM2070 0x0001
    398 #define PCI_DEVICE_ID_NEOMAGIC_MAGICGRAPH_128V 0x0002
    399 #define PCI_DEVICE_ID_NEOMAGIC_MAGICGRAPH_128ZV 0x0003
    400 #define PCI_DEVICE_ID_NEOMAGIC_MAGICGRAPH_NM2160 0x0004
    401 
    402 #define PCI_VENDOR_ID_ASP               0x10cd
    403 #define PCI_DEVICE_ID_ASP_ABP940        0x1200
    404 #define PCI_DEVICE_ID_ASP_ABP940U       0x1300
    405 #define PCI_DEVICE_ID_ASP_ABP940UW      0x2300
    406 
    407 #define PCI_VENDOR_ID_MACRONIX          0x10d9
    408 #define PCI_DEVICE_ID_MACRONIX_MX98713  0x0512
    409 #define PCI_DEVICE_ID_MACRONIX_MX987x5  0x0531
    410 
    411 #define PCI_VENDOR_ID_CERN              0x10dc
    412 #define PCI_DEVICE_ID_CERN_SPSB_PMC     0x0001
    413 #define PCI_DEVICE_ID_CERN_SPSB_PCI     0x0002
    414 #define PCI_DEVICE_ID_CERN_HIPPI_DST    0x0021
    415 #define PCI_DEVICE_ID_CERN_HIPPI_SRC    0x0022
    416 
    417 #define PCI_VENDOR_ID_NVIDIA            0x10de
    418 
    419 #define PCI_VENDOR_ID_IMS               0x10e0
    420 #define PCI_DEVICE_ID_IMS_8849          0x8849
    421 
    422 #define PCI_VENDOR_ID_TEKRAM2           0x10e1
    423 #define PCI_DEVICE_ID_TEKRAM2_690c      0x690c
    424 
    425 #define PCI_VENDOR_ID_TUNDRA            0x10e3
    426 #define PCI_DEVICE_ID_TUNDRA_CA91C042   0x0000
    427 
    428 #define PCI_VENDOR_ID_AMCC              0x10e8
    429 #define PCI_DEVICE_ID_AMCC_MYRINET      0x8043
    430 #define PCI_DEVICE_ID_AMCC_PARASTATION  0x8062
    431 #define PCI_DEVICE_ID_AMCC_S5933        0x807d
    432 #define PCI_DEVICE_ID_AMCC_S5933_HEPC3  0x809c
    433 
    434 #define PCI_VENDOR_ID_INTERG            0x10ea
    435 #define PCI_DEVICE_ID_INTERG_1680       0x1680
    436 #define PCI_DEVICE_ID_INTERG_1682       0x1682
    437 
    438 #define PCI_VENDOR_ID_REALTEK           0x10ec
    439 #define PCI_DEVICE_ID_REALTEK_8029      0x8029
    440 #define PCI_DEVICE_ID_REALTEK_8129      0x8129
    441 #define PCI_DEVICE_ID_REALTEK_8139      0x8139
    442 
    443 #define PCI_VENDOR_ID_TRUEVISION        0x10fa
    444 #define PCI_DEVICE_ID_TRUEVISION_T1000  0x000c
    445 
    446 #define PCI_VENDOR_ID_INIT              0x1101
    447 #define PCI_DEVICE_ID_INIT_320P         0x9100
    448 #define PCI_DEVICE_ID_INIT_360P         0x9500
    449 
    450 #define PCI_VENDOR_ID_TTI               0x1103
    451 #define PCI_DEVICE_ID_TTI_HPT343        0x0003
    452 
    453 #define PCI_VENDOR_ID_VIA               0x1106
    454 #define PCI_DEVICE_ID_VIA_82C505        0x0505
    455 #define PCI_DEVICE_ID_VIA_82C561        0x0561
    456 #define PCI_DEVICE_ID_VIA_82C586_1      0x0571
    457 #define PCI_DEVICE_ID_VIA_82C576        0x0576
    458 #define PCI_DEVICE_ID_VIA_82C585        0x0585
    459 #define PCI_DEVICE_ID_VIA_82C586_0      0x0586
    460 #define PCI_DEVICE_ID_VIA_82C595        0x0595
    461 #define PCI_DEVICE_ID_VIA_82C597_0      0x0597
    462 #define PCI_DEVICE_ID_VIA_82C926        0x0926
    463 #define PCI_DEVICE_ID_VIA_82C416        0x1571
    464 #define PCI_DEVICE_ID_VIA_82C595_97     0x1595
    465 #define PCI_DEVICE_ID_VIA_82C586_2      0x3038
    466 #define PCI_DEVICE_ID_VIA_82C586_3      0x3040
    467 #define PCI_DEVICE_ID_VIA_86C100A       0x6100
    468 #define PCI_DEVICE_ID_VIA_82C597_1      0x8597
    469 
    470 #define PCI_VENDOR_ID_VORTEX            0x1119
    471 #define PCI_DEVICE_ID_VORTEX_GDT60x0    0x0000
    472 #define PCI_DEVICE_ID_VORTEX_GDT6000B   0x0001
    473 #define PCI_DEVICE_ID_VORTEX_GDT6x10    0x0002
    474 #define PCI_DEVICE_ID_VORTEX_GDT6x20    0x0003
    475 #define PCI_DEVICE_ID_VORTEX_GDT6530    0x0004
    476 #define PCI_DEVICE_ID_VORTEX_GDT6550    0x0005
    477 #define PCI_DEVICE_ID_VORTEX_GDT6x17    0x0006
    478 #define PCI_DEVICE_ID_VORTEX_GDT6x27    0x0007
    479 #define PCI_DEVICE_ID_VORTEX_GDT6537    0x0008
    480 #define PCI_DEVICE_ID_VORTEX_GDT6557    0x0009
    481 #define PCI_DEVICE_ID_VORTEX_GDT6x15    0x000a
    482 #define PCI_DEVICE_ID_VORTEX_GDT6x25    0x000b
    483 #define PCI_DEVICE_ID_VORTEX_GDT6535    0x000c
    484 #define PCI_DEVICE_ID_VORTEX_GDT6555    0x000d
    485 #define PCI_DEVICE_ID_VORTEX_GDT6x17RP  0x0100
    486 #define PCI_DEVICE_ID_VORTEX_GDT6x27RP  0x0101
    487 #define PCI_DEVICE_ID_VORTEX_GDT6537RP  0x0102
    488 #define PCI_DEVICE_ID_VORTEX_GDT6557RP  0x0103
    489 #define PCI_DEVICE_ID_VORTEX_GDT6x11RP  0x0104
    490 #define PCI_DEVICE_ID_VORTEX_GDT6x21RP  0x0105
    491 #define PCI_DEVICE_ID_VORTEX_GDT6x17RP1 0x0110
    492 #define PCI_DEVICE_ID_VORTEX_GDT6x27RP1 0x0111
    493 #define PCI_DEVICE_ID_VORTEX_GDT6537RP1 0x0112
    494 #define PCI_DEVICE_ID_VORTEX_GDT6557RP1 0x0113
    495 #define PCI_DEVICE_ID_VORTEX_GDT6x11RP1 0x0114
    496 #define PCI_DEVICE_ID_VORTEX_GDT6x21RP1 0x0115
    497 #define PCI_DEVICE_ID_VORTEX_GDT6x17RP2 0x0120
    498 #define PCI_DEVICE_ID_VORTEX_GDT6x27RP2 0x0121
    499 #define PCI_DEVICE_ID_VORTEX_GDT6537RP2 0x0122
    500 #define PCI_DEVICE_ID_VORTEX_GDT6557RP2 0x0123
    501 #define PCI_DEVICE_ID_VORTEX_GDT6x11RP2 0x0124
    502 #define PCI_DEVICE_ID_VORTEX_GDT6x21RP2 0x0125
    503 
    504 #define PCI_VENDOR_ID_EF                0x111a
    505 #define PCI_DEVICE_ID_EF_ATM_FPGA       0x0000
    506 #define PCI_DEVICE_ID_EF_ATM_ASIC       0x0002
    507 
    508 #define PCI_VENDOR_ID_FORE              0x1127
    509 #define PCI_DEVICE_ID_FORE_PCA200PC     0x0210
    510 #define PCI_DEVICE_ID_FORE_PCA200E      0x0300
    511 
    512 #define PCI_VENDOR_ID_IMAGINGTECH       0x112f
    513 #define PCI_DEVICE_ID_IMAGINGTECH_ICPCI 0x0000
    514 
    515 #define PCI_VENDOR_ID_PHILIPS           0x1131
    516 #define PCI_DEVICE_ID_PHILIPS_SAA7145   0x7145
    517 #define PCI_DEVICE_ID_PHILIPS_SAA7146   0x7146
    518 
    519 #define PCI_VENDOR_ID_CYCLONE           0x113c
    520 #define PCI_DEVICE_ID_CYCLONE_SDK       0x0001
    521 
    522 #define PCI_VENDOR_ID_ALLIANCE          0x1142
    523 #define PCI_DEVICE_ID_ALLIANCE_PROMOTIO 0x3210
    524 #define PCI_DEVICE_ID_ALLIANCE_PROVIDEO 0x6422
    525 #define PCI_DEVICE_ID_ALLIANCE_AT24     0x6424
    526 #define PCI_DEVICE_ID_ALLIANCE_AT3D     0x643d
    527 
    528 #define PCI_VENDOR_ID_SK                0x1148
    529 #define PCI_DEVICE_ID_SK_FP             0x4000
    530 #define PCI_DEVICE_ID_SK_TR             0x4200
    531 #define PCI_DEVICE_ID_SK_GE             0x4300
    532 
    533 #define PCI_VENDOR_ID_VMIC              0x114a
    534 #define PCI_DEVICE_ID_VMIC_VME          0x7587
    535 
    536 #define PCI_VENDOR_ID_DIGI              0x114f
    537 #define PCI_DEVICE_ID_DIGI_EPC          0x0002
    538 #define PCI_DEVICE_ID_DIGI_RIGHTSWITCH  0x0003
    539 #define PCI_DEVICE_ID_DIGI_XEM          0x0004
    540 #define PCI_DEVICE_ID_DIGI_XR           0x0005
    541 #define PCI_DEVICE_ID_DIGI_CX           0x0006
    542 #define PCI_DEVICE_ID_DIGI_XRJ          0x0009
    543 #define PCI_DEVICE_ID_DIGI_EPCJ         0x000a
    544 #define PCI_DEVICE_ID_DIGI_XR_920       0x0027
    545 
    546 #define PCI_VENDOR_ID_MUTECH            0x1159
    547 #define PCI_DEVICE_ID_MUTECH_MV1000     0x0001
    548 
    549 #define PCI_VENDOR_ID_RENDITION         0x1163
    550 #define PCI_DEVICE_ID_RENDITION_VERITE  0x0001
    551 #define PCI_DEVICE_ID_RENDITION_VERITE2100 0x2000
    552 
    553 #define PCI_VENDOR_ID_TOSHIBA           0x1179
    554 #define PCI_DEVICE_ID_TOSHIBA_601       0x0601
    555 #define PCI_DEVICE_ID_TOSHIBA_TOPIC95   0x060a
    556 #define PCI_DEVICE_ID_TOSHIBA_TOPIC97   0x060f
    557 
    558 #define PCI_VENDOR_ID_RICOH             0x1180
    559 #define PCI_DEVICE_ID_RICOH_RL5C465     0x0465
    560 #define PCI_DEVICE_ID_RICOH_RL5C466     0x0466
    561 #define PCI_DEVICE_ID_RICOH_RL5C475     0x0475
    562 #define PCI_DEVICE_ID_RICOH_RL5C478     0x0478
    563 
    564 #define PCI_VENDOR_ID_ARTOP             0x1191
    565 #define PCI_DEVICE_ID_ARTOP_ATP8400     0x0004
    566 #define PCI_DEVICE_ID_ARTOP_ATP850UF    0x0005
    567 
    568 #define PCI_VENDOR_ID_ZEITNET           0x1193
    569 #define PCI_DEVICE_ID_ZEITNET_1221      0x0001
    570 #define PCI_DEVICE_ID_ZEITNET_1225      0x0002
    571 
    572 #define PCI_VENDOR_ID_OMEGA             0x119b
    573 #define PCI_DEVICE_ID_OMEGA_82C092G     0x1221
    574 
    575 #define PCI_VENDOR_ID_LITEON            0x11ad
    576 #define PCI_DEVICE_ID_LITEON_LNE100TX   0x0002
    577 
    578 #define PCI_VENDOR_ID_NP                0x11bc
    579 #define PCI_DEVICE_ID_NP_PCI_FDDI       0x0001
    580 
    581 #define PCI_VENDOR_ID_ATT               0x11c1
    582 #define PCI_DEVICE_ID_ATT_L56XMF        0x0440
    583 
    584 #define PCI_VENDOR_ID_SPECIALIX         0x11cb
    585 #define PCI_DEVICE_ID_SPECIALIX_IO8     0x2000
    586 #define PCI_DEVICE_ID_SPECIALIX_XIO     0x4000
    587 #define PCI_DEVICE_ID_SPECIALIX_RIO     0x8000
    588 
    589 #define PCI_VENDOR_ID_AURAVISION        0x11d1
    590 #define PCI_DEVICE_ID_AURAVISION_VXP524 0x01f7
    591 
    592 #define PCI_VENDOR_ID_IKON              0x11d5
    593 #define PCI_DEVICE_ID_IKON_10115        0x0115
    594 #define PCI_DEVICE_ID_IKON_10117        0x0117
    595 
    596 #define PCI_VENDOR_ID_ZORAN             0x11de
    597 #define PCI_DEVICE_ID_ZORAN_36057       0x6057
    598 #define PCI_DEVICE_ID_ZORAN_36120       0x6120
    599 
    600 #define PCI_VENDOR_ID_KINETIC           0x11f4
    601 #define PCI_DEVICE_ID_KINETIC_2915      0x2915
    602 
    603 #define PCI_VENDOR_ID_COMPEX            0x11f6
    604 #define PCI_DEVICE_ID_COMPEX_ENET100VG4 0x0112
    605 #define PCI_DEVICE_ID_COMPEX_RL2000     0x1401
    606 
    607 #define PCI_VENDOR_ID_RP               0x11fe
    608 #define PCI_DEVICE_ID_RP32INTF         0x0001
    609 #define PCI_DEVICE_ID_RP8INTF          0x0002
    610 #define PCI_DEVICE_ID_RP16INTF         0x0003
    611 #define PCI_DEVICE_ID_RP4QUAD          0x0004
    612 #define PCI_DEVICE_ID_RP8OCTA          0x0005
    613 #define PCI_DEVICE_ID_RP8J             0x0006
    614 #define PCI_DEVICE_ID_RPP4             0x000A
    615 #define PCI_DEVICE_ID_RPP8             0x000B
    616 #define PCI_DEVICE_ID_RP8M             0x000C
    617 
    618 #define PCI_VENDOR_ID_CYCLADES          0x120e
    619 #define PCI_DEVICE_ID_CYCLOM_Y_Lo       0x0100
    620 #define PCI_DEVICE_ID_CYCLOM_Y_Hi       0x0101
    621 #define PCI_DEVICE_ID_CYCLOM_Z_Lo       0x0200
    622 #define PCI_DEVICE_ID_CYCLOM_Z_Hi       0x0201
    623 
    624 #define PCI_VENDOR_ID_ESSENTIAL         0x120f
    625 #define PCI_DEVICE_ID_ESSENTIAL_ROADRUNNER      0x0001
    626 
    627 #define PCI_VENDOR_ID_O2                0x1217
    628 #define PCI_DEVICE_ID_O2_6729           0x6729
    629 #define PCI_DEVICE_ID_O2_6730           0x673a
    630 #define PCI_DEVICE_ID_O2_6832           0x6832
    631 #define PCI_DEVICE_ID_O2_6836           0x6836
    632 
    633 #define PCI_VENDOR_ID_3DFX              0x121a
    634 #define PCI_DEVICE_ID_3DFX_VOODOO       0x0001
    635 #define PCI_DEVICE_ID_3DFX_VOODOO2      0x0002
    636 
    637 #define PCI_VENDOR_ID_SIGMADES          0x1236
    638 #define PCI_DEVICE_ID_SIGMADES_6425     0x6401
    639 
    640 #define PCI_VENDOR_ID_CCUBE             0x123f
    641 
    642 #define PCI_VENDOR_ID_DIPIX             0x1246
    643 
    644 #define PCI_VENDOR_ID_STALLION          0x124d
    645 #define PCI_DEVICE_ID_STALLION_ECHPCI832 0x0000
    646 #define PCI_DEVICE_ID_STALLION_ECHPCI864 0x0002
    647 #define PCI_DEVICE_ID_STALLION_EIOPCI   0x0003
    648 
    649 #define PCI_VENDOR_ID_OPTIBASE          0x1255
    650 #define PCI_DEVICE_ID_OPTIBASE_FORGE    0x1110
    651 #define PCI_DEVICE_ID_OPTIBASE_FUSION   0x1210
    652 #define PCI_DEVICE_ID_OPTIBASE_VPLEX    0x2110
    653 #define PCI_DEVICE_ID_OPTIBASE_VPLEXCC  0x2120
    654 #define PCI_DEVICE_ID_OPTIBASE_VQUEST   0x2130
    655 
    656 #define PCI_VENDOR_ID_SATSAGEM          0x1267
    657 #define PCI_DEVICE_ID_SATSAGEM_PCR2101  0x5352
    658 #define PCI_DEVICE_ID_SATSAGEM_TELSATTURBO 0x5a4b
    659 
    660 #define PCI_VENDOR_ID_HUGHES            0x1273
    661 #define PCI_DEVICE_ID_HUGHES_DIRECPC    0x0002
    662 
    663 #define PCI_VENDOR_ID_ENSONIQ           0x1274
    664 #define PCI_DEVICE_ID_ENSONIQ_AUDIOPCI  0x5000
    665 
    666 #define PCI_VENDOR_ID_ALTEON            0x12ae
    667 #define PCI_DEVICE_ID_ALTEON_ACENIC     0x0001
    668 
    669 #define PCI_VENDOR_ID_PICTUREL          0x12c5
    670 #define PCI_DEVICE_ID_PICTUREL_PCIVST   0x0081
    671 
    672 #define PCI_VENDOR_ID_NVIDIA_SGS        0x12d2
    673 #define PCI_DEVICE_ID_NVIDIA_SGS_RIVA128 0x0018
    674 
    675 #define PCI_VENDOR_ID_CBOARDS           0x1307
    676 #define PCI_DEVICE_ID_CBOARDS_DAS1602_16 0x0001
    677 
    678 #define PCI_VENDOR_ID_SYMPHONY          0x1c1c
    679 #define PCI_DEVICE_ID_SYMPHONY_101      0x0001
    680 
    681 #define PCI_VENDOR_ID_TEKRAM            0x1de1
    682 #define PCI_DEVICE_ID_TEKRAM_DC290      0xdc29
    683 
    684 #define PCI_VENDOR_ID_3DLABS            0x3d3d
    685 #define PCI_DEVICE_ID_3DLABS_300SX      0x0001
    686 #define PCI_DEVICE_ID_3DLABS_500TX      0x0002
    687 #define PCI_DEVICE_ID_3DLABS_DELTA      0x0003
    688 #define PCI_DEVICE_ID_3DLABS_PERMEDIA   0x0004
    689 #define PCI_DEVICE_ID_3DLABS_MX         0x0006
    690 
    691 #define PCI_VENDOR_ID_AVANCE            0x4005
    692 #define PCI_DEVICE_ID_AVANCE_ALG2064    0x2064
    693 #define PCI_DEVICE_ID_AVANCE_2302       0x2302
    694 
    695 #define PCI_VENDOR_ID_NETVIN            0x4a14
    696 #define PCI_DEVICE_ID_NETVIN_NV5000SC   0x5000
    697 
    698 #define PCI_VENDOR_ID_S3                0x5333
    699 #define PCI_DEVICE_ID_S3_PLATO_PXS      0x0551
    700 #define PCI_DEVICE_ID_S3_ViRGE          0x5631
    701 #define PCI_DEVICE_ID_S3_TRIO           0x8811
    702 #define PCI_DEVICE_ID_S3_AURORA64VP     0x8812
    703 #define PCI_DEVICE_ID_S3_TRIO64UVP      0x8814
    704 #define PCI_DEVICE_ID_S3_ViRGE_VX       0x883d
    705 #define PCI_DEVICE_ID_S3_868            0x8880
    706 #define PCI_DEVICE_ID_S3_928            0x88b0
    707 #define PCI_DEVICE_ID_S3_864_1          0x88c0
    708 #define PCI_DEVICE_ID_S3_864_2          0x88c1
    709 #define PCI_DEVICE_ID_S3_964_1          0x88d0
    710 #define PCI_DEVICE_ID_S3_964_2          0x88d1
    711 #define PCI_DEVICE_ID_S3_968            0x88f0
    712 #define PCI_DEVICE_ID_S3_TRIO64V2       0x8901
    713 #define PCI_DEVICE_ID_S3_PLATO_PXG      0x8902
    714 #define PCI_DEVICE_ID_S3_ViRGE_DXGX     0x8a01
    715 #define PCI_DEVICE_ID_S3_ViRGE_GX2      0x8a10
    716 #define PCI_DEVICE_ID_S3_ViRGE_MX       0x8c01
    717 #define PCI_DEVICE_ID_S3_ViRGE_MXP      0x8c02
    718 #define PCI_DEVICE_ID_S3_ViRGE_MXPMV    0x8c03
    719 #define PCI_DEVICE_ID_S3_SONICVIBES     0xca00
    720 
    721 #define PCI_VENDOR_ID_INTEL             0x8086
    722 #define PCI_DEVICE_ID_INTEL_82375       0x0482
    723 #define PCI_DEVICE_ID_INTEL_82424       0x0483
    724 #define PCI_DEVICE_ID_INTEL_82378       0x0484
    725 #define PCI_DEVICE_ID_INTEL_82430       0x0486
    726 #define PCI_DEVICE_ID_INTEL_82434       0x04a3
    727 #define PCI_DEVICE_ID_INTEL_82092AA_0   0x1221
    728 #define PCI_DEVICE_ID_INTEL_82092AA_1   0x1222
    729 #define PCI_DEVICE_ID_INTEL_7116        0x1223
    730 #define PCI_DEVICE_ID_INTEL_82596       0x1226
    731 #define PCI_DEVICE_ID_INTEL_82865       0x1227
    732 #define PCI_DEVICE_ID_INTEL_82557       0x1229
    733 #define PCI_DEVICE_ID_INTEL_82437       0x122d
    734 #define PCI_DEVICE_ID_INTEL_82371FB_0   0x122e
    735 #define PCI_DEVICE_ID_INTEL_82371FB_1   0x1230
    736 #define PCI_DEVICE_ID_INTEL_82371MX     0x1234
    737 #define PCI_DEVICE_ID_INTEL_82437MX     0x1235
    738 #define PCI_DEVICE_ID_INTEL_82441       0x1237
    739 #define PCI_DEVICE_ID_INTEL_82380FB     0x124b
    740 #define PCI_DEVICE_ID_INTEL_82439       0x1250
    741 #define PCI_DEVICE_ID_INTEL_82371SB_0   0x7000
    742 #define PCI_DEVICE_ID_INTEL_82371SB_1   0x7010
    743 #define PCI_DEVICE_ID_INTEL_82371SB_2   0x7020
    744 #define PCI_DEVICE_ID_INTEL_82437VX     0x7030
    745 #define PCI_DEVICE_ID_INTEL_82439TX     0x7100
    746 #define PCI_DEVICE_ID_INTEL_82371AB_0   0x7110
    747 #define PCI_DEVICE_ID_INTEL_82371AB     0x7111
    748 #define PCI_DEVICE_ID_INTEL_82371AB_2   0x7112
    749 #define PCI_DEVICE_ID_INTEL_82371AB_3   0x7113
    750 #define PCI_DEVICE_ID_INTEL_82443LX_0   0x7180
    751 #define PCI_DEVICE_ID_INTEL_82443LX_1   0x7181
    752 #define PCI_DEVICE_ID_INTEL_82443BX_0   0x7190
    753 #define PCI_DEVICE_ID_INTEL_82443BX_1   0x7191
    754 #define PCI_DEVICE_ID_INTEL_82443BX_2   0x7192
    755 #define PCI_DEVICE_ID_INTEL_P6          0x84c4
    756 #define PCI_DEVICE_ID_INTEL_82450GX     0x84c5
    757 
    758 #define PCI_VENDOR_ID_KTI               0x8e2e
    759 #define PCI_DEVICE_ID_KTI_ET32P2        0x3000
    760 
    761 #define PCI_VENDOR_ID_ADAPTEC           0x9004
    762 #define PCI_DEVICE_ID_ADAPTEC_7810      0x1078
    763 #define PCI_DEVICE_ID_ADAPTEC_7850      0x5078
    764 #define PCI_DEVICE_ID_ADAPTEC_7855      0x5578
    765 #define PCI_DEVICE_ID_ADAPTEC_5800      0x5800
    766 #define PCI_DEVICE_ID_ADAPTEC_1480A     0x6075
    767 #define PCI_DEVICE_ID_ADAPTEC_7860      0x6078
    768 #define PCI_DEVICE_ID_ADAPTEC_7861      0x6178
    769 #define PCI_DEVICE_ID_ADAPTEC_7870      0x7078
    770 #define PCI_DEVICE_ID_ADAPTEC_7871      0x7178
    771 #define PCI_DEVICE_ID_ADAPTEC_7872      0x7278
    772 #define PCI_DEVICE_ID_ADAPTEC_7873      0x7378
    773 #define PCI_DEVICE_ID_ADAPTEC_7874      0x7478
    774 #define PCI_DEVICE_ID_ADAPTEC_7895      0x7895
    775 #define PCI_DEVICE_ID_ADAPTEC_7880      0x8078
    776 #define PCI_DEVICE_ID_ADAPTEC_7881      0x8178
    777 #define PCI_DEVICE_ID_ADAPTEC_7882      0x8278
    778 #define PCI_DEVICE_ID_ADAPTEC_7883      0x8378
    779 #define PCI_DEVICE_ID_ADAPTEC_7884      0x8478
    780 #define PCI_DEVICE_ID_ADAPTEC_1030      0x8b78
    781 
    782 #define PCI_VENDOR_ID_ADAPTEC2          0x9005
    783 #define PCI_DEVICE_ID_ADAPTEC2_2940U2   0x0010
    784 #define PCI_DEVICE_ID_ADAPTEC2_7890     0x001f
    785 #define PCI_DEVICE_ID_ADAPTEC2_3940U2   0x0050
    786 #define PCI_DEVICE_ID_ADAPTEC2_7896     0x005f
    787 
    788 #define PCI_VENDOR_ID_ATRONICS          0x907f
    789 #define PCI_DEVICE_ID_ATRONICS_2015     0x2015
    790 
    791 #define PCI_VENDOR_ID_HOLTEK            0x9412
    792 #define PCI_DEVICE_ID_HOLTEK_6565       0x6565
    793 
    794 #define PCI_VENDOR_ID_TIGERJET          0xe159
    795 #define PCI_DEVICE_ID_TIGERJET_300      0x0001
    796 
    797 #define PCI_VENDOR_ID_ARK               0xedd8
    798 #define PCI_DEVICE_ID_ARK_STING         0xa091
    799 #define PCI_DEVICE_ID_ARK_STINGARK      0xa099
    800 #define PCI_DEVICE_ID_ARK_2000MT        0xa0a1
     235#define PCIR_VENDOR_WINBOND2            0x1050
     236#define PCIR_DEVICE_WINBOND2_89C940     0x0940
     237
     238#define PCIR_VENDOR_MOTOROLA            0x1057
     239#define PCIR_DEVICE_MOTOROLA_MPC105     0x0001
     240#define PCIR_DEVICE_MOTOROLA_MPC106     0x0002
     241#define PCIR_DEVICE_MOTOROLA_RAVEN      0x4801
     242
     243#define PCIR_VENDOR_PROMISE             0x105a
     244#define PCIR_DEVICE_PROMISE_20246       0x4d33
     245#define PCIR_DEVICE_PROMISE_5300        0x5300
     246
     247#define PCIR_VENDOR_N9          0x105d
     248#define PCIR_DEVICE_N9_I128             0x2309
     249#define PCIR_DEVICE_N9_I128_2           0x2339
     250#define PCIR_DEVICE_N9_I128_T2R 0x493d
     251
     252#define PCIR_VENDOR_UMC         0x1060
     253#define PCIR_DEVICE_UMC_UM8673F 0x0101
     254#define PCIR_DEVICE_UMC_UM8891A 0x0891
     255#define PCIR_DEVICE_UMC_UM8886BF        0x673a
     256#define PCIR_DEVICE_UMC_UM8886A 0x886a
     257#define PCIR_DEVICE_UMC_UM8881F 0x8881
     258#define PCIR_DEVICE_UMC_UM8886F 0x8886
     259#define PCIR_DEVICE_UMC_UM9017F 0x9017
     260#define PCIR_DEVICE_UMC_UM8886N 0xe886
     261#define PCIR_DEVICE_UMC_UM8891N 0xe891
     262
     263#define PCIR_VENDOR_X                   0x1061
     264#define PCIR_DEVICE_X_AGX016            0x0001
     265
     266#define PCIR_VENDOR_PICOP               0x1066
     267#define PCIR_DEVICE_PICOP_PT86C52X      0x0001
     268#define PCIR_DEVICE_PICOP_PT80C524      0x8002
     269
     270#define PCIR_VENDOR_APPLE               0x106b
     271#define PCIR_DEVICE_APPLE_BANDIT        0x0001
     272#define PCIR_DEVICE_APPLE_GC            0x0002
     273#define PCIR_DEVICE_APPLE_HYDRA 0x000e
     274
     275#define PCIR_VENDOR_NEXGEN              0x1074
     276#define PCIR_DEVICE_NEXGEN_82C501       0x4e78
     277
     278#define PCIR_VENDOR_QLOGIC              0x1077
     279#define PCIR_DEVICE_QLOGIC_ISP1020      0x1020
     280#define PCIR_DEVICE_QLOGIC_ISP1022      0x1022
     281
     282#define PCIR_VENDOR_CYRIX               0x1078
     283#define PCIR_DEVICE_CYRIX_5510  0x0000
     284#define PCIR_DEVICE_CYRIX_PCI_MASTER    0x0001
     285#define PCIR_DEVICE_CYRIX_5520  0x0002
     286#define PCIR_DEVICE_CYRIX_5530_LEGACY   0x0100
     287#define PCIR_DEVICE_CYRIX_5530_SMI      0x0101
     288#define PCIR_DEVICE_CYRIX_5530_IDE      0x0102
     289#define PCIR_DEVICE_CYRIX_5530_AUDIO    0x0103
     290#define PCIR_DEVICE_CYRIX_5530_VIDEO    0x0104
     291
     292#define PCIR_VENDOR_LEADTEK             0x107d
     293#define PCIR_DEVICE_LEADTEK_805 0x0000
     294
     295#define PCIR_VENDOR_CONTAQ              0x1080
     296#define PCIR_DEVICE_CONTAQ_82C599       0x0600
     297#define PCIR_DEVICE_CONTAQ_82C693       0xc693
     298
     299#define PCIR_VENDOR_FOREX               0x1083
     300
     301#define PCIR_VENDOR_OLICOM              0x108d
     302#define PCIR_DEVICE_OLICOM_OC3136       0x0001
     303#define PCIR_DEVICE_OLICOM_OC2315       0x0011
     304#define PCIR_DEVICE_OLICOM_OC2325       0x0012
     305#define PCIR_DEVICE_OLICOM_OC2183       0x0013
     306#define PCIR_DEVICE_OLICOM_OC2326       0x0014
     307#define PCIR_DEVICE_OLICOM_OC6151       0x0021
     308
     309#define PCIR_VENDOR_SUN         0x108e
     310#define PCIR_DEVICE_SUN_EBUS            0x1000
     311#define PCIR_DEVICE_SUN_HAPPYMEAL       0x1001
     312#define PCIR_DEVICE_SUN_SIMBA           0x5000
     313#define PCIR_DEVICE_SUN_PBM             0x8000
     314#define PCIR_DEVICE_SUN_SABRE           0xa000
     315
     316#define PCIR_VENDOR_CMD         0x1095
     317#define PCIR_DEVICE_CMD_640             0x0640
     318#define PCIR_DEVICE_CMD_643             0x0643
     319#define PCIR_DEVICE_CMD_646             0x0646
     320#define PCIR_DEVICE_CMD_647             0x0647
     321#define PCIR_DEVICE_CMD_670             0x0670
     322
     323#define PCIR_VENDOR_VISION              0x1098
     324#define PCIR_DEVICE_VISION_QD8500       0x0001
     325#define PCIR_DEVICE_VISION_QD8580       0x0002
     326
     327#define PCIR_VENDOR_BROOKTREE           0x109e
     328#define PCIR_DEVICE_BROOKTREE_848       0x0350
     329#define PCIR_DEVICE_BROOKTREE_849A      0x0351
     330#define PCIR_DEVICE_BROOKTREE_8474      0x8474
     331
     332#define PCIR_VENDOR_SIERRA              0x10a8
     333#define PCIR_DEVICE_SIERRA_STB  0x0000
     334
     335#define PCIR_VENDOR_ACC         0x10aa
     336#define PCIR_DEVICE_ACC_2056            0x0000
     337
     338#define PCIR_VENDOR_WINBOND             0x10ad
     339#define PCIR_DEVICE_WINBOND_83769       0x0001
     340#define PCIR_DEVICE_WINBOND_82C105      0x0105
     341#define PCIR_DEVICE_WINBOND_83C553      0x0565
     342
     343#define PCIR_VENDOR_DATABOOK            0x10b3
     344#define PCIR_DEVICE_DATABOOK_87144      0xb106
     345
     346#define PCIR_VENDOR_PLX         0x10b5
     347#define PCIR_DEVICE_PLX_9050            0x9050
     348#define PCIR_DEVICE_PLX_9060            0x9060
     349#define PCIR_DEVICE_PLX_9060ES  0x906E
     350#define PCIR_DEVICE_PLX_9060SD  0x906D
     351#define PCIR_DEVICE_PLX_9080            0x9080
     352
     353#define PCIR_VENDOR_MADGE               0x10b6
     354#define PCIR_DEVICE_MADGE_MK2           0x0002
     355#define PCIR_DEVICE_MADGE_C155S 0x1001
     356
     357#define PCIR_VENDOR_3COM                0x10b7
     358#define PCIR_DEVICE_3COM_3C339  0x3390
     359#define PCIR_DEVICE_3COM_3C590  0x5900
     360#define PCIR_DEVICE_3COM_3C595TX        0x5950
     361#define PCIR_DEVICE_3COM_3C595T4        0x5951
     362#define PCIR_DEVICE_3COM_3C595MII       0x5952
     363#define PCIR_DEVICE_3COM_3C900TPO       0x9000
     364#define PCIR_DEVICE_3COM_3C900COMBO     0x9001
     365#define PCIR_DEVICE_3COM_3C905TX        0x9050
     366#define PCIR_DEVICE_3COM_3C905T4        0x9051
     367#define PCIR_DEVICE_3COM_3C905B_TX      0x9055
     368
     369#define PCIR_VENDOR_SMC         0x10b8
     370#define PCIR_DEVICE_SMC_EPIC100 0x0005
     371
     372#define PCIR_VENDOR_AL          0x10b9
     373#define PCIR_DEVICE_AL_M1445            0x1445
     374#define PCIR_DEVICE_AL_M1449            0x1449
     375#define PCIR_DEVICE_AL_M1451            0x1451
     376#define PCIR_DEVICE_AL_M1461            0x1461
     377#define PCIR_DEVICE_AL_M1489            0x1489
     378#define PCIR_DEVICE_AL_M1511            0x1511
     379#define PCIR_DEVICE_AL_M1513            0x1513
     380#define PCIR_DEVICE_AL_M1521            0x1521
     381#define PCIR_DEVICE_AL_M1523            0x1523
     382#define PCIR_DEVICE_AL_M1531            0x1531
     383#define PCIR_DEVICE_AL_M1533            0x1533
     384#define PCIR_DEVICE_AL_M3307            0x3307
     385#define PCIR_DEVICE_AL_M4803            0x5215
     386#define PCIR_DEVICE_AL_M5219            0x5219
     387#define PCIR_DEVICE_AL_M5229            0x5229
     388#define PCIR_DEVICE_AL_M5237            0x5237
     389#define PCIR_DEVICE_AL_M7101            0x7101
     390
     391#define PCIR_VENDOR_MITSUBISHI  0x10ba
     392
     393#define PCIR_VENDOR_SURECOM             0x10bd
     394#define PCIR_DEVICE_SURECOM_NE34        0x0e34
     395
     396#define PCIR_VENDOR_NEOMAGIC          0x10c8
     397#define PCIR_DEVICE_NEOMAGIC_MAGICGRAPH_NM2070 0x0001
     398#define PCIR_DEVICE_NEOMAGIC_MAGICGRAPH_128V 0x0002
     399#define PCIR_DEVICE_NEOMAGIC_MAGICGRAPH_128ZV 0x0003
     400#define PCIR_DEVICE_NEOMAGIC_MAGICGRAPH_NM2160 0x0004
     401
     402#define PCIR_VENDOR_ASP         0x10cd
     403#define PCIR_DEVICE_ASP_ABP940  0x1200
     404#define PCIR_DEVICE_ASP_ABP940U 0x1300
     405#define PCIR_DEVICE_ASP_ABP940UW        0x2300
     406
     407#define PCIR_VENDOR_MACRONIX            0x10d9
     408#define PCIR_DEVICE_MACRONIX_MX98713    0x0512
     409#define PCIR_DEVICE_MACRONIX_MX987x5    0x0531
     410
     411#define PCIR_VENDOR_CERN                0x10dc
     412#define PCIR_DEVICE_CERN_SPSB_PMC       0x0001
     413#define PCIR_DEVICE_CERN_SPSB_PCI       0x0002
     414#define PCIR_DEVICE_CERN_HIPPI_DST      0x0021
     415#define PCIR_DEVICE_CERN_HIPPI_SRC      0x0022
     416
     417#define PCIR_VENDOR_NVIDIA              0x10de
     418
     419#define PCIR_VENDOR_IMS         0x10e0
     420#define PCIR_DEVICE_IMS_8849            0x8849
     421
     422#define PCIR_VENDOR_TEKRAM2             0x10e1
     423#define PCIR_DEVICE_TEKRAM2_690c        0x690c
     424
     425#define PCIR_VENDOR_TUNDRA              0x10e3
     426#define PCIR_DEVICE_TUNDRA_CA91C042     0x0000
     427
     428#define PCIR_VENDOR_AMCC                0x10e8
     429#define PCIR_DEVICE_AMCC_MYRINET        0x8043
     430#define PCIR_DEVICE_AMCC_PARASTATION    0x8062
     431#define PCIR_DEVICE_AMCC_S5933  0x807d
     432#define PCIR_DEVICE_AMCC_S5933_HEPC3    0x809c
     433
     434#define PCIR_VENDOR_INTERG              0x10ea
     435#define PCIR_DEVICE_INTERG_1680 0x1680
     436#define PCIR_DEVICE_INTERG_1682 0x1682
     437
     438#define PCIR_VENDOR_REALTEK             0x10ec
     439#define PCIR_DEVICE_REALTEK_8029        0x8029
     440#define PCIR_DEVICE_REALTEK_8129        0x8129
     441#define PCIR_DEVICE_REALTEK_8139        0x8139
     442
     443#define PCIR_VENDOR_TRUEVISION  0x10fa
     444#define PCIR_DEVICE_TRUEVISION_T1000    0x000c
     445
     446#define PCIR_VENDOR_INIT                0x1101
     447#define PCIR_DEVICE_INIT_320P           0x9100
     448#define PCIR_DEVICE_INIT_360P           0x9500
     449
     450#define PCIR_VENDOR_TTI         0x1103
     451#define PCIR_DEVICE_TTI_HPT343  0x0003
     452
     453#define PCIR_VENDOR_VIA         0x1106
     454#define PCIR_DEVICE_VIA_82C505  0x0505
     455#define PCIR_DEVICE_VIA_82C561  0x0561
     456#define PCIR_DEVICE_VIA_82C586_1        0x0571
     457#define PCIR_DEVICE_VIA_82C576  0x0576
     458#define PCIR_DEVICE_VIA_82C585  0x0585
     459#define PCIR_DEVICE_VIA_82C586_0        0x0586
     460#define PCIR_DEVICE_VIA_82C595  0x0595
     461#define PCIR_DEVICE_VIA_82C597_0        0x0597
     462#define PCIR_DEVICE_VIA_82C926  0x0926
     463#define PCIR_DEVICE_VIA_82C416  0x1571
     464#define PCIR_DEVICE_VIA_82C595_97       0x1595
     465#define PCIR_DEVICE_VIA_82C586_2        0x3038
     466#define PCIR_DEVICE_VIA_82C586_3        0x3040
     467#define PCIR_DEVICE_VIA_86C100A 0x6100
     468#define PCIR_DEVICE_VIA_82C597_1        0x8597
     469
     470#define PCIR_VENDOR_VORTEX              0x1119
     471#define PCIR_DEVICE_VORTEX_GDT60x0      0x0000
     472#define PCIR_DEVICE_VORTEX_GDT6000B     0x0001
     473#define PCIR_DEVICE_VORTEX_GDT6x10      0x0002
     474#define PCIR_DEVICE_VORTEX_GDT6x20      0x0003
     475#define PCIR_DEVICE_VORTEX_GDT6530      0x0004
     476#define PCIR_DEVICE_VORTEX_GDT6550      0x0005
     477#define PCIR_DEVICE_VORTEX_GDT6x17      0x0006
     478#define PCIR_DEVICE_VORTEX_GDT6x27      0x0007
     479#define PCIR_DEVICE_VORTEX_GDT6537      0x0008
     480#define PCIR_DEVICE_VORTEX_GDT6557      0x0009
     481#define PCIR_DEVICE_VORTEX_GDT6x15      0x000a
     482#define PCIR_DEVICE_VORTEX_GDT6x25      0x000b
     483#define PCIR_DEVICE_VORTEX_GDT6535      0x000c
     484#define PCIR_DEVICE_VORTEX_GDT6555      0x000d
     485#define PCIR_DEVICE_VORTEX_GDT6x17RP    0x0100
     486#define PCIR_DEVICE_VORTEX_GDT6x27RP    0x0101
     487#define PCIR_DEVICE_VORTEX_GDT6537RP    0x0102
     488#define PCIR_DEVICE_VORTEX_GDT6557RP    0x0103
     489#define PCIR_DEVICE_VORTEX_GDT6x11RP    0x0104
     490#define PCIR_DEVICE_VORTEX_GDT6x21RP    0x0105
     491#define PCIR_DEVICE_VORTEX_GDT6x17RP1   0x0110
     492#define PCIR_DEVICE_VORTEX_GDT6x27RP1   0x0111
     493#define PCIR_DEVICE_VORTEX_GDT6537RP1   0x0112
     494#define PCIR_DEVICE_VORTEX_GDT6557RP1   0x0113
     495#define PCIR_DEVICE_VORTEX_GDT6x11RP1   0x0114
     496#define PCIR_DEVICE_VORTEX_GDT6x21RP1   0x0115
     497#define PCIR_DEVICE_VORTEX_GDT6x17RP2   0x0120
     498#define PCIR_DEVICE_VORTEX_GDT6x27RP2   0x0121
     499#define PCIR_DEVICE_VORTEX_GDT6537RP2   0x0122
     500#define PCIR_DEVICE_VORTEX_GDT6557RP2   0x0123
     501#define PCIR_DEVICE_VORTEX_GDT6x11RP2   0x0124
     502#define PCIR_DEVICE_VORTEX_GDT6x21RP2   0x0125
     503
     504#define PCIR_VENDOR_EF          0x111a
     505#define PCIR_DEVICE_EF_ATM_FPGA 0x0000
     506#define PCIR_DEVICE_EF_ATM_ASIC 0x0002
     507
     508#define PCIR_VENDOR_FORE                0x1127
     509#define PCIR_DEVICE_FORE_PCA200PC       0x0210
     510#define PCIR_DEVICE_FORE_PCA200E        0x0300
     511
     512#define PCIR_VENDOR_IMAGINGTECH 0x112f
     513#define PCIR_DEVICE_IMAGINGTECH_ICPCI   0x0000
     514
     515#define PCIR_VENDOR_PHILIPS             0x1131
     516#define PCIR_DEVICE_PHILIPS_SAA7145     0x7145
     517#define PCIR_DEVICE_PHILIPS_SAA7146     0x7146
     518
     519#define PCIR_VENDOR_CYCLONE             0x113c
     520#define PCIR_DEVICE_CYCLONE_SDK 0x0001
     521
     522#define PCIR_VENDOR_ALLIANCE            0x1142
     523#define PCIR_DEVICE_ALLIANCE_PROMOTIO   0x3210
     524#define PCIR_DEVICE_ALLIANCE_PROVIDEO   0x6422
     525#define PCIR_DEVICE_ALLIANCE_AT24       0x6424
     526#define PCIR_DEVICE_ALLIANCE_AT3D       0x643d
     527
     528#define PCIR_VENDOR_SK          0x1148
     529#define PCIR_DEVICE_SK_FP               0x4000
     530#define PCIR_DEVICE_SK_TR               0x4200
     531#define PCIR_DEVICE_SK_GE               0x4300
     532
     533#define PCIR_VENDOR_VMIC                0x114a
     534#define PCIR_DEVICE_VMIC_VME            0x7587
     535
     536#define PCIR_VENDOR_DIGI                0x114f
     537#define PCIR_DEVICE_DIGI_EPC            0x0002
     538#define PCIR_DEVICE_DIGI_RIGHTSWITCH    0x0003
     539#define PCIR_DEVICE_DIGI_XEM            0x0004
     540#define PCIR_DEVICE_DIGI_XR             0x0005
     541#define PCIR_DEVICE_DIGI_CX             0x0006
     542#define PCIR_DEVICE_DIGI_XRJ            0x0009
     543#define PCIR_DEVICE_DIGI_EPCJ           0x000a
     544#define PCIR_DEVICE_DIGI_XR_920 0x0027
     545
     546#define PCIR_VENDOR_MUTECH              0x1159
     547#define PCIR_DEVICE_MUTECH_MV1000       0x0001
     548
     549#define PCIR_VENDOR_RENDITION           0x1163
     550#define PCIR_DEVICE_RENDITION_VERITE    0x0001
     551#define PCIR_DEVICE_RENDITION_VERITE2100 0x2000
     552
     553#define PCIR_VENDOR_TOSHIBA             0x1179
     554#define PCIR_DEVICE_TOSHIBA_601 0x0601
     555#define PCIR_DEVICE_TOSHIBA_TOPIC95     0x060a
     556#define PCIR_DEVICE_TOSHIBA_TOPIC97     0x060f
     557
     558#define PCIR_VENDOR_RICOH               0x1180
     559#define PCIR_DEVICE_RICOH_RL5C465       0x0465
     560#define PCIR_DEVICE_RICOH_RL5C466       0x0466
     561#define PCIR_DEVICE_RICOH_RL5C475       0x0475
     562#define PCIR_DEVICE_RICOH_RL5C478       0x0478
     563
     564#define PCIR_VENDOR_ARTOP               0x1191
     565#define PCIR_DEVICE_ARTOP_ATP8400       0x0004
     566#define PCIR_DEVICE_ARTOP_ATP850UF      0x0005
     567
     568#define PCIR_VENDOR_ZEITNET             0x1193
     569#define PCIR_DEVICE_ZEITNET_1221        0x0001
     570#define PCIR_DEVICE_ZEITNET_1225        0x0002
     571
     572#define PCIR_VENDOR_OMEGA               0x119b
     573#define PCIR_DEVICE_OMEGA_82C092G       0x1221
     574
     575#define PCIR_VENDOR_LITEON              0x11ad
     576#define PCIR_DEVICE_LITEON_LNE100TX     0x0002
     577
     578#define PCIR_VENDOR_NP          0x11bc
     579#define PCIR_DEVICE_NP_PCI_FDDI 0x0001
     580
     581#define PCIR_VENDOR_ATT         0x11c1
     582#define PCIR_DEVICE_ATT_L56XMF  0x0440
     583
     584#define PCIR_VENDOR_SPECIALIX           0x11cb
     585#define PCIR_DEVICE_SPECIALIX_IO8       0x2000
     586#define PCIR_DEVICE_SPECIALIX_XIO       0x4000
     587#define PCIR_DEVICE_SPECIALIX_RIO       0x8000
     588
     589#define PCIR_VENDOR_AURAVISION  0x11d1
     590#define PCIR_DEVICE_AURAVISION_VXP524   0x01f7
     591
     592#define PCIR_VENDOR_IKON                0x11d5
     593#define PCIR_DEVICE_IKON_10115  0x0115
     594#define PCIR_DEVICE_IKON_10117  0x0117
     595
     596#define PCIR_VENDOR_ZORAN               0x11de
     597#define PCIR_DEVICE_ZORAN_36057 0x6057
     598#define PCIR_DEVICE_ZORAN_36120 0x6120
     599
     600#define PCIR_VENDOR_KINETIC             0x11f4
     601#define PCIR_DEVICE_KINETIC_2915        0x2915
     602
     603#define PCIR_VENDOR_COMPEX              0x11f6
     604#define PCIR_DEVICE_COMPEX_ENET100VG4   0x0112
     605#define PCIR_DEVICE_COMPEX_RL2000       0x1401
     606
     607#define PCIR_VENDOR_RP               0x11fe
     608#define PCIR_DEVICE_RP32INTF         0x0001
     609#define PCIR_DEVICE_RP8INTF          0x0002
     610#define PCIR_DEVICE_RP16INTF         0x0003
     611#define PCIR_DEVICE_RP4QUAD            0x0004
     612#define PCIR_DEVICE_RP8OCTA          0x0005
     613#define PCIR_DEVICE_RP8J               0x0006
     614#define PCIR_DEVICE_RPP4               0x000A
     615#define PCIR_DEVICE_RPP8               0x000B
     616#define PCIR_DEVICE_RP8M               0x000C
     617
     618#define PCIR_VENDOR_CYCLADES            0x120e
     619#define PCIR_DEVICE_CYCLOM_Y_Lo 0x0100
     620#define PCIR_DEVICE_CYCLOM_Y_Hi 0x0101
     621#define PCIR_DEVICE_CYCLOM_Z_Lo 0x0200
     622#define PCIR_DEVICE_CYCLOM_Z_Hi 0x0201
     623
     624#define PCIR_VENDOR_ESSENTIAL           0x120f
     625#define PCIR_DEVICE_ESSENTIAL_ROADRUNNER        0x0001
     626
     627#define PCIR_VENDOR_O2          0x1217
     628#define PCIR_DEVICE_O2_6729             0x6729
     629#define PCIR_DEVICE_O2_6730             0x673a
     630#define PCIR_DEVICE_O2_6832             0x6832
     631#define PCIR_DEVICE_O2_6836             0x6836
     632
     633#define PCIR_VENDOR_3DFX                0x121a
     634#define PCIR_DEVICE_3DFX_VOODOO 0x0001
     635#define PCIR_DEVICE_3DFX_VOODOO2        0x0002
     636
     637#define PCIR_VENDOR_SIGMADES            0x1236
     638#define PCIR_DEVICE_SIGMADES_6425       0x6401
     639
     640#define PCIR_VENDOR_CCUBE               0x123f
     641
     642#define PCIR_VENDOR_DIPIX               0x1246
     643
     644#define PCIR_VENDOR_STALLION            0x124d
     645#define PCIR_DEVICE_STALLION_ECHPCI832 0x0000
     646#define PCIR_DEVICE_STALLION_ECHPCI864 0x0002
     647#define PCIR_DEVICE_STALLION_EIOPCI     0x0003
     648
     649#define PCIR_VENDOR_OPTIBASE            0x1255
     650#define PCIR_DEVICE_OPTIBASE_FORGE      0x1110
     651#define PCIR_DEVICE_OPTIBASE_FUSION     0x1210
     652#define PCIR_DEVICE_OPTIBASE_VPLEX      0x2110
     653#define PCIR_DEVICE_OPTIBASE_VPLEXCC    0x2120
     654#define PCIR_DEVICE_OPTIBASE_VQUEST     0x2130
     655
     656#define PCIR_VENDOR_SATSAGEM            0x1267
     657#define PCIR_DEVICE_SATSAGEM_PCR2101    0x5352
     658#define PCIR_DEVICE_SATSAGEM_TELSATTURBO 0x5a4b
     659
     660#define PCIR_VENDOR_HUGHES              0x1273
     661#define PCIR_DEVICE_HUGHES_DIRECPC      0x0002
     662
     663#define PCIR_VENDOR_ENSONIQ             0x1274
     664#define PCIR_DEVICE_ENSONIQ_AUDIOPCI    0x5000
     665
     666#define PCIR_VENDOR_ALTEON              0x12ae
     667#define PCIR_DEVICE_ALTEON_ACENIC       0x0001
     668
     669#define PCIR_VENDOR_PICTUREL            0x12c5
     670#define PCIR_DEVICE_PICTUREL_PCIVST     0x0081
     671
     672#define PCIR_VENDOR_NVIDIA_SGS  0x12d2
     673#define PCIR_DEVICE_NVIDIA_SGS_RIVA128 0x0018
     674
     675#define PCIR_VENDOR_CBOARDS             0x1307
     676#define PCIR_DEVICE_CBOARDS_DAS1602_16 0x0001
     677
     678#define PCIR_VENDOR_SYMPHONY            0x1c1c
     679#define PCIR_DEVICE_SYMPHONY_101        0x0001
     680
     681#define PCIR_VENDOR_TEKRAM              0x1de1
     682#define PCIR_DEVICE_TEKRAM_DC290        0xdc29
     683
     684#define PCIR_VENDOR_3DLABS              0x3d3d
     685#define PCIR_DEVICE_3DLABS_300SX        0x0001
     686#define PCIR_DEVICE_3DLABS_500TX        0x0002
     687#define PCIR_DEVICE_3DLABS_DELTA        0x0003
     688#define PCIR_DEVICE_3DLABS_PERMEDIA     0x0004
     689#define PCIR_DEVICE_3DLABS_MX           0x0006
     690
     691#define PCIR_VENDOR_AVANCE              0x4005
     692#define PCIR_DEVICE_AVANCE_ALG2064      0x2064
     693#define PCIR_DEVICE_AVANCE_2302 0x2302
     694
     695#define PCIR_VENDOR_NETVIN              0x4a14
     696#define PCIR_DEVICE_NETVIN_NV5000SC     0x5000
     697
     698#define PCIR_VENDOR_S3          0x5333
     699#define PCIR_DEVICE_S3_PLATO_PXS        0x0551
     700#define PCIR_DEVICE_S3_ViRGE            0x5631
     701#define PCIR_DEVICE_S3_TRIO             0x8811
     702#define PCIR_DEVICE_S3_AURORA64VP       0x8812
     703#define PCIR_DEVICE_S3_TRIO64UVP        0x8814
     704#define PCIR_DEVICE_S3_ViRGE_VX 0x883d
     705#define PCIR_DEVICE_S3_868              0x8880
     706#define PCIR_DEVICE_S3_928              0x88b0
     707#define PCIR_DEVICE_S3_864_1            0x88c0
     708#define PCIR_DEVICE_S3_864_2            0x88c1
     709#define PCIR_DEVICE_S3_964_1            0x88d0
     710#define PCIR_DEVICE_S3_964_2            0x88d1
     711#define PCIR_DEVICE_S3_968              0x88f0
     712#define PCIR_DEVICE_S3_TRIO64V2 0x8901
     713#define PCIR_DEVICE_S3_PLATO_PXG        0x8902
     714#define PCIR_DEVICE_S3_ViRGE_DXGX       0x8a01
     715#define PCIR_DEVICE_S3_ViRGE_GX2        0x8a10
     716#define PCIR_DEVICE_S3_ViRGE_MX 0x8c01
     717#define PCIR_DEVICE_S3_ViRGE_MXP        0x8c02
     718#define PCIR_DEVICE_S3_ViRGE_MXPMV      0x8c03
     719#define PCIR_DEVICE_S3_SONICVIBES       0xca00
     720
     721#define PCIR_VENDOR_INTEL               0x8086
     722#define PCIR_DEVICE_INTEL_82375 0x0482
     723#define PCIR_DEVICE_INTEL_82424 0x0483
     724#define PCIR_DEVICE_INTEL_82378 0x0484
     725#define PCIR_DEVICE_INTEL_82430 0x0486
     726#define PCIR_DEVICE_INTEL_82434 0x04a3
     727#define PCIR_DEVICE_INTEL_82092AA_0     0x1221
     728#define PCIR_DEVICE_INTEL_82092AA_1     0x1222
     729#define PCIR_DEVICE_INTEL_7116  0x1223
     730#define PCIR_DEVICE_INTEL_82596 0x1226
     731#define PCIR_DEVICE_INTEL_82865 0x1227
     732#define PCIR_DEVICE_INTEL_82557 0x1229
     733#define PCIR_DEVICE_INTEL_82437 0x122d
     734#define PCIR_DEVICE_INTEL_82371FB_0     0x122e
     735#define PCIR_DEVICE_INTEL_82371FB_1     0x1230
     736#define PCIR_DEVICE_INTEL_82371MX       0x1234
     737#define PCIR_DEVICE_INTEL_82437MX       0x1235
     738#define PCIR_DEVICE_INTEL_82441 0x1237
     739#define PCIR_DEVICE_INTEL_82380FB       0x124b
     740#define PCIR_DEVICE_INTEL_82439 0x1250
     741#define PCIR_DEVICE_INTEL_82371SB_0     0x7000
     742#define PCIR_DEVICE_INTEL_82371SB_1     0x7010
     743#define PCIR_DEVICE_INTEL_82371SB_2     0x7020
     744#define PCIR_DEVICE_INTEL_82437VX       0x7030
     745#define PCIR_DEVICE_INTEL_82439TX       0x7100
     746#define PCIR_DEVICE_INTEL_82371AB_0     0x7110
     747#define PCIR_DEVICE_INTEL_82371AB       0x7111
     748#define PCIR_DEVICE_INTEL_82371AB_2     0x7112
     749#define PCIR_DEVICE_INTEL_82371AB_3     0x7113
     750#define PCIR_DEVICE_INTEL_82443LX_0     0x7180
     751#define PCIR_DEVICE_INTEL_82443LX_1     0x7181
     752#define PCIR_DEVICE_INTEL_82443BX_0     0x7190
     753#define PCIR_DEVICE_INTEL_82443BX_1     0x7191
     754#define PCIR_DEVICE_INTEL_82443BX_2     0x7192
     755#define PCIR_DEVICE_INTEL_P6            0x84c4
     756#define PCIR_DEVICE_INTEL_82450GX       0x84c5
     757
     758#define PCIR_VENDOR_KTI         0x8e2e
     759#define PCIR_DEVICE_KTI_ET32P2  0x3000
     760
     761#define PCIR_VENDOR_ADAPTEC             0x9004
     762#define PCIR_DEVICE_ADAPTEC_7810        0x1078
     763#define PCIR_DEVICE_ADAPTEC_7850        0x5078
     764#define PCIR_DEVICE_ADAPTEC_7855        0x5578
     765#define PCIR_DEVICE_ADAPTEC_5800        0x5800
     766#define PCIR_DEVICE_ADAPTEC_1480A       0x6075
     767#define PCIR_DEVICE_ADAPTEC_7860        0x6078
     768#define PCIR_DEVICE_ADAPTEC_7861        0x6178
     769#define PCIR_DEVICE_ADAPTEC_7870        0x7078
     770#define PCIR_DEVICE_ADAPTEC_7871        0x7178
     771#define PCIR_DEVICE_ADAPTEC_7872        0x7278
     772#define PCIR_DEVICE_ADAPTEC_7873        0x7378
     773#define PCIR_DEVICE_ADAPTEC_7874        0x7478
     774#define PCIR_DEVICE_ADAPTEC_7895        0x7895
     775#define PCIR_DEVICE_ADAPTEC_7880        0x8078
     776#define PCIR_DEVICE_ADAPTEC_7881        0x8178
     777#define PCIR_DEVICE_ADAPTEC_7882        0x8278
     778#define PCIR_DEVICE_ADAPTEC_7883        0x8378
     779#define PCIR_DEVICE_ADAPTEC_7884        0x8478
     780#define PCIR_DEVICE_ADAPTEC_1030        0x8b78
     781
     782#define PCIR_VENDOR_ADAPTEC2            0x9005
     783#define PCIR_DEVICE_ADAPTEC2_2940U2     0x0010
     784#define PCIR_DEVICE_ADAPTEC2_7890       0x001f
     785#define PCIR_DEVICE_ADAPTEC2_3940U2     0x0050
     786#define PCIR_DEVICE_ADAPTEC2_7896       0x005f
     787
     788#define PCIR_VENDOR_ATRONICS            0x907f
     789#define PCIR_DEVICE_ATRONICS_2015       0x2015
     790
     791#define PCIR_VENDOR_HOLTEK              0x9412
     792#define PCIR_DEVICE_HOLTEK_6565 0x6565
     793
     794#define PCIR_VENDOR_TIGERJET            0xe159
     795#define PCIR_DEVICE_TIGERJET_300        0x0001
     796
     797#define PCIR_VENDOR_ARK         0xedd8
     798#define PCIR_DEVICE_ARK_STING           0xa091
     799#define PCIR_DEVICE_ARK_STINGARK        0xa099
     800#define PCIR_DEVICE_ARK_2000MT  0xa0a1
    801801
    802802#endif /* !__PCI_IDS_H__ */
  • cpukit/libpci/pci_access.c

    r56ea46ba rc1c37a1  
    5656        uint32_t data;
    5757
    58         pci_cfg_r32(dev, PCI_COMMAND, &data);
     58        pci_cfg_r32(dev, PCIR_COMMAND, &data);
    5959        data &= ~mask;
    6060        data |= val;
    61         pci_cfg_w32(dev, PCI_COMMAND, data);
     61        pci_cfg_w32(dev, PCIR_COMMAND, data);
    6262}
    6363
  • cpukit/libpci/pci_cfg_auto.c

    r56ea46ba rc1c37a1  
    303303
    304304        listptr = &bus->devs;
    305         for (slot = 0; slot < PCI_MAX_DEVICES; slot++) {
     305        for (slot = 0; slot <= PCI_SLOTMAX; slot++) {
    306306
    307307                /* Slot address */
    308308                pcidev = PCI_DEV(bus->num, slot, 0);
    309309
    310                 for (func = 0; func < PCI_MAX_FUNCTIONS; func++, pcidev++) {
    311 
    312                         fail = PCI_CFG_R32(pcidev, PCI_VENDOR_ID, &id);
     310                for (func = 0; func <= PCI_FUNCMAX; func++, pcidev++) {
     311
     312                        fail = PCI_CFG_R32(pcidev, PCIR_VENDOR, &id);
    313313                        if (fail || id == 0xffffffff || id == 0) {
    314314                                /*
     
    327327                         * mastering and address responses.
    328328                         */
    329                         PCI_CFG_W16(pcidev, PCI_COMMAND, 0);
     329                        PCI_CFG_W16(pcidev, PCIR_COMMAND, 0);
    330330
    331331                        /* Clear any already set status bits */
    332                         PCI_CFG_W16(pcidev, PCI_STATUS, 0xf900);
     332                        PCI_CFG_W16(pcidev, PCIR_STATUS, 0xf900);
    333333
    334334                        /* Set latency timer to 64 */
    335                         PCI_CFG_W8(pcidev, PCI_LATENCY_TIMER, 64);
    336 
    337                         PCI_CFG_R32(pcidev, PCI_CLASS_REVISION, &tmp);
     335                        PCI_CFG_W8(pcidev, PCIR_LATTIMER, 64);
     336
     337                        PCI_CFG_R32(pcidev, PCIR_REVID, &tmp);
    338338                        tmp >>= 16;
    339                         dev = pci_dev_create(tmp == PCI_CLASS_BRIDGE_PCI);
     339                        dev = pci_dev_create(tmp == PCID_PCI2PCI_BRIDGE);
    340340                        *listptr = dev;
    341341                        listptr = &dev->next;
     
    343343                        dev->busdevfun = pcidev;
    344344                        dev->bus = bus;
    345                         PCI_CFG_R16(pcidev, PCI_VENDOR_ID, &dev->vendor);
    346                         PCI_CFG_R16(pcidev, PCI_DEVICE_ID, &dev->device);
    347                         PCI_CFG_R32(pcidev, PCI_CLASS_REVISION, &dev->classrev);
    348 
    349                         if (tmp == PCI_CLASS_BRIDGE_PCI) {
     345                        PCI_CFG_R16(pcidev, PCIR_VENDOR, &dev->vendor);
     346                        PCI_CFG_R16(pcidev, PCIR_DEVICE, &dev->device);
     347                        PCI_CFG_R32(pcidev, PCIR_REVID, &dev->classrev);
     348
     349                        if (tmp == PCID_PCI2PCI_BRIDGE) {
    350350                                DBG("Found PCI-PCI Bridge 0x%x at "
    351351                                    "(bus %x, slot %x, func %x)\n",
     
    364364                                tmp = (64 << 24) | (0xff << 16) |
    365365                                      (bridge->num << 8) | bridge->pri;
    366                                 PCI_CFG_W32(pcidev, PCI_PRIMARY_BUS, tmp);
     366                                PCI_CFG_W32(pcidev, PCIR_PRIBUS_1, tmp);
    367367
    368368                                /* Scan Secondary Bus */
     
    378378                        } else {
    379379                                /* Disable Cardbus CIS Pointer */
    380                                 PCI_CFG_W32(pcidev, PCI_CARDBUS_CIS, 0);
     380                                PCI_CFG_W32(pcidev, PCIR_CIS, 0);
    381381
    382382                                /* Devices have subsytem device and vendor ID */
    383                                 PCI_CFG_R16(pcidev, PCI_SUBSYSTEM_VENDOR_ID,
     383                                PCI_CFG_R16(pcidev, PCIR_SUBVEND_0,
    384384                                                        &dev->subvendor);
    385                                 PCI_CFG_R16(pcidev, PCI_SUBSYSTEM_ID,
     385                                PCI_CFG_R16(pcidev, PCIR_SUBDEV_0,
    386386                                                        &dev->subdevice);
    387387                        }
     
    389389                        /* Stop if not a multi-function device */
    390390                        if (func == 0) {
    391                                 pci_cfg_r8(pcidev, PCI_HEADER_TYPE, &header);
    392                                 if ((header & PCI_MULTI_FUNCTION) == 0)
     391                                pci_cfg_r8(pcidev, PCIR_HDRTYPE, &header);
     392                                if ((header & PCIM_MFDEV) == 0)
    393393                                        break;
    394394                        }
     
    416416        if (bar == DEV_RES_ROM) {
    417417                if (dev->flags & PCI_DEV_BRIDGE)
    418                         ofs = PCI_ROM_ADDRESS1;
     418                        ofs = PCIR_BIOS_1;
    419419                else
    420                         ofs = PCI_ROM_ADDRESS;
     420                        ofs = PCIR_BIOS;
    421421                disable = 0; /* ROM BARs have a unique enable bit per BAR */
    422422        } else {
    423                 ofs = PCI_BASE_ADDRESS_0 + (bar << 2);
     423                ofs = PCIR_BAR(0) + (bar << 2);
    424424                disable = pci_invalid_address;
    425425        }
     
    432432                return;
    433433        if (bar == DEV_RES_ROM) {
    434                 mask = PCI_ROM_ADDRESS_MASK;
     434                mask = PCIM_BIOS_ADDR_MASK;
    435435                DBG_SET_STR(str, "ROM");
    436436                if (dev->bus->flags & PCI_BUS_MEM)
     
    732732                /* ROM: 32-bit prefetchable memory BAR */
    733733                if (is_bridge)
    734                         ofs = PCI_ROM_ADDRESS1;
     734                        ofs = PCIR_BIOS_1;
    735735                else
    736                         ofs = PCI_ROM_ADDRESS;
    737                 PCI_CFG_W32(pcidev, ofs, res->start | PCI_ROM_ADDRESS_ENABLE);
     736                        ofs = PCIR_BIOS;
     737                PCI_CFG_W32(pcidev, ofs, res->start | PCIM_BIOS_ENABLE);
    738738                DBG("PCI[%x:%x:%x]: ROM BAR: 0x%x-0x%x\n",
    739739                        PCI_DEV_EXPAND(pcidev), res->start, res->end);
     
    766766                DBG("PCI[%x:%x:%x]: DEV BAR%d: 0x%08x\n",
    767767                        PCI_DEV_EXPAND(pcidev), res->bar, res->start);
    768                 ofs = PCI_BASE_ADDRESS_0 + res->bar*4;
     768                ofs = PCIR_BAR(0) + res->bar*4;
    769769                PCI_CFG_W32(pcidev, ofs, res->start);
    770770        }
     
    828828        psysirq = &dev->sysirq;
    829829        pcidev = dev->busdevfun;
    830         PCI_CFG_R8(pcidev, PCI_INTERRUPT_PIN, &irq_pin);
     830        PCI_CFG_R8(pcidev, PCIR_INTPIN, &irq_pin);
    831831
    832832        /* perform IRQ routing until we reach host bridge */
     
    845845
    846846        /* Set System Interrupt/Vector for device. 0 means no-IRQ */
    847         PCI_CFG_W8(pcidev, PCI_INTERRUPT_LINE, irq_line);
     847        PCI_CFG_W8(pcidev, PCIR_INTLINE, irq_line);
    848848
    849849        return 0;
  • cpukit/libpci/pci_cfg_read.c

    r56ea46ba rc1c37a1  
    110110        if (bar == DEV_RES_ROM) {
    111111                if (dev->flags & PCI_DEV_BRIDGE)
    112                         ofs = PCI_ROM_ADDRESS1;
     112                        ofs = PCIR_BIOS_1;
    113113                else
    114                         ofs = PCI_ROM_ADDRESS;
     114                        ofs = PCIR_BIOS;
    115115        } else {
    116                 ofs = PCI_BASE_ADDRESS_0 + (bar << 2);
     116                ofs = PCIR_BAR(0) + (bar << 2);
    117117        }
    118118
     
    125125                return;
    126126        if (bar == DEV_RES_ROM) {
    127                 mask = PCI_ROM_ADDRESS_MASK;
     127                mask = PCIM_BIOS_ADDR_MASK;
    128128                DBG_SET_STR(str, "ROM");
    129129                if (dev->bus->flags & PCI_BUS_MEM)
     
    193193        max_sord = bus->num;
    194194        listptr = &bus->devs;
    195         for (slot = 0; slot < PCI_MAX_DEVICES; slot++) {
     195        for (slot = 0; slot <= PCI_SLOTMAX; slot++) {
    196196
    197197                /* Slot address */
    198198                pcidev = PCI_DEV(bus->num, slot, 0);
    199199
    200                 for (func = 0; func < PCI_MAX_FUNCTIONS; func++, pcidev++) {
    201 
    202                         fail = PCI_CFG_R32(pcidev, PCI_VENDOR_ID, &id);
     200                for (func = 0; func <= PCI_FUNCMAX; func++, pcidev++) {
     201
     202                        fail = PCI_CFG_R32(pcidev, PCIR_VENDOR, &id);
    203203                        if (fail || id == 0xffffffff || id == 0) {
    204204                                /*
     
    214214                                                        id, bus, slot, func);
    215215
    216                         PCI_CFG_R32(pcidev, PCI_CLASS_REVISION, &tmp);
     216                        PCI_CFG_R32(pcidev, PCIR_REVID, &tmp);
    217217                        tmp >>= 16;
    218                         dev = pci_dev_create(tmp == PCI_CLASS_BRIDGE_PCI);
     218                        dev = pci_dev_create(tmp == PCID_PCI2PCI_BRIDGE);
    219219                        *listptr = dev;
    220220                        listptr = &dev->next;
     
    222222                        dev->busdevfun = pcidev;
    223223                        dev->bus = bus;
    224                         PCI_CFG_R16(pcidev, PCI_VENDOR_ID, &dev->vendor);
    225                         PCI_CFG_R16(pcidev, PCI_DEVICE_ID, &dev->device);
    226                         PCI_CFG_R32(pcidev, PCI_CLASS_REVISION, &dev->classrev);
    227 
    228                         if (tmp == PCI_CLASS_BRIDGE_PCI) {
     224                        PCI_CFG_R16(pcidev, PCIR_VENDOR, &dev->vendor);
     225                        PCI_CFG_R16(pcidev, PCIR_DEVICE, &dev->device);
     226                        PCI_CFG_R32(pcidev, PCIR_REVID, &dev->classrev);
     227
     228                        if (tmp == PCID_PCI2PCI_BRIDGE) {
    229229                                DBG("Found PCI-PCI Bridge 0x%x at "
    230230                                    "(bus %x, slot %x, func %x)\n",
     
    233233                                bridge = (struct pci_bus *)dev;
    234234
    235                                 PCI_CFG_R32(pcidev, PCI_PRIMARY_BUS, &tmp);
     235                                PCI_CFG_R32(pcidev, PCIR_PRIBUS_1, &tmp);
    236236                                bridge->pri = tmp & 0xff;
    237237                                bridge->num = (tmp >> 8) & 0xff;
     
    309309                        } else {
    310310                                /* Devices have subsytem device and vendor ID */
    311                                 PCI_CFG_R16(pcidev, PCI_SUBSYSTEM_VENDOR_ID,
     311                                PCI_CFG_R16(pcidev, PCIR_SUBVEND_0,
    312312                                                        &dev->subvendor);
    313                                 PCI_CFG_R16(pcidev, PCI_SUBSYSTEM_ID,
     313                                PCI_CFG_R16(pcidev, PCIR_SUBDEV_0,
    314314                                                        &dev->subdevice);
    315315
     
    326326                         * 0 means no-IRQ
    327327                         */
    328                         PCI_CFG_R8(pcidev, PCI_INTERRUPT_LINE, &dev->sysirq);
     328                        PCI_CFG_R8(pcidev, PCIR_INTLINE, &dev->sysirq);
    329329
    330330                        /* Stop if not a multi-function device */
    331331                        if (func == 0) {
    332                                 pci_cfg_r8(pcidev, PCI_HEADER_TYPE, &header);
    333                                 if ((header & PCI_MULTI_FUNCTION) == 0)
     332                                pci_cfg_r8(pcidev, PCIR_HDRTYPE, &header);
     333                                if ((header & PCIM_MFDEV) == 0)
    334334                                        break;
    335335                        }
  • cpukit/libpci/pci_cfg_static.c

    r56ea46ba rc1c37a1  
    4646         * mastering and address responses.
    4747         */
    48         PCI_CFG_W16(pcidev, PCI_COMMAND, 0);
     48        PCI_CFG_W16(pcidev, PCIR_COMMAND, 0);
    4949
    5050        /* Clear any already set status bits */
    51         PCI_CFG_W16(pcidev, PCI_STATUS, 0xf900);
     51        PCI_CFG_W16(pcidev, PCIR_STATUS, 0xf900);
    5252
    5353        /* Set latency timer to 64 */
    54         PCI_CFG_W8(pcidev, PCI_LATENCY_TIMER, 64);
     54        PCI_CFG_W8(pcidev, PCIR_LATTIMER, 64);
    5555
    5656        /* Set System IRQ of PIN */
    57         PCI_CFG_W8(pcidev, PCI_INTERRUPT_LINE, dev->sysirq);
     57        PCI_CFG_W8(pcidev, PCIR_INTLINE, dev->sysirq);
    5858
    5959        cmd = dev->command;
     
    6161        if ((dev->flags & PCI_DEV_BRIDGE) == 0) {
    6262                /* Disable Cardbus CIS Pointer */
    63                 PCI_CFG_W32(pcidev, PCI_CARDBUS_CIS, 0);
     63                PCI_CFG_W32(pcidev, PCIR_CIS, 0);
    6464
    65                 romofs = PCI_ROM_ADDRESS;
     65                romofs = PCIR_BIOS;
    6666                maxbars = 6;
    6767        } else {
     
    6969
    7070                /* Configure bridge (no support for 64-bit) */
    71                 PCI_CFG_W32(pcidev, PCI_PREF_BASE_UPPER32, 0);
    72                 PCI_CFG_W32(pcidev, PCI_PREF_LIMIT_UPPER32, 0);
     71                PCI_CFG_W32(pcidev, PCIR_PMBASEH_1, 0);
     72                PCI_CFG_W32(pcidev, PCIR_PMLIMITH_1, 0);
    7373
    7474                bridge = (struct pci_bus *)dev;
    7575                tmp = (64 << 24) | (bridge->sord << 16) |
    7676                        (bridge->num << 8) | bridge->pri;
    77                 PCI_CFG_W32(pcidev, PCI_PRIMARY_BUS, tmp);
     77                PCI_CFG_W32(pcidev, PCIR_PRIBUS_1, tmp);
    7878
    7979                /*** Setup I/O Bridge Window ***/
     
    8383                                ((res->start & 0x0000f000) >> 8);
    8484                        tmp = ((res->end-1) & 0xffff0000) | (res->start >> 16);
    85                         cmd |= PCI_COMMAND_IO;
     85                        cmd |= PCIM_CMD_PORTEN;
    8686                } else {
    8787                        tmp16 = 0x00ff;
     
    8989                }
    9090                /* I/O Limit and Base */
    91                 PCI_CFG_W16(pcidev, PCI_IO_BASE, tmp16);
    92                 PCI_CFG_W32(pcidev, PCI_IO_BASE_UPPER16, tmp);
     91                PCI_CFG_W16(pcidev, PCIR_IOBASEL_1, tmp16);
     92                PCI_CFG_W32(pcidev, PCIR_IOBASEH_1, tmp);
    9393
    9494                /*** Setup MEMIO Bridge Window ***/
     
    9797                        tmp = ((res->end-1) & 0xffff0000) |
    9898                                (res->start >> 16);
    99                         cmd |= PCI_COMMAND_MEMORY;
     99                        cmd |= PCIM_CMD_MEMEN;
    100100                } else {
    101101                        tmp = 0x0000ffff;
    102102                }
    103103                /* MEMIO Limit and Base */
    104                 PCI_CFG_W32(pcidev, PCI_MEMORY_BASE, tmp);
     104                PCI_CFG_W32(pcidev, PCIR_MEMBASE_1, tmp);
    105105
    106106                /*** Setup MEM Bridge Window ***/
     
    109109                        tmp = ((res->end-1) & 0xffff0000) |
    110110                                (res->start >> 16);
    111                         cmd |= PCI_COMMAND_MEMORY;
     111                        cmd |= PCIM_CMD_MEMEN;
    112112                } else {
    113113                        tmp = 0x0000ffff;
    114114                }
    115115                /* MEM Limit and Base */
    116                 PCI_CFG_W32(pcidev, PCI_PREF_MEMORY_BASE, tmp);
     116                PCI_CFG_W32(pcidev, PCIR_PMBASEL_1, tmp);
    117117                /* 64-bit space not supported */
    118                 PCI_CFG_W32(pcidev, PCI_PREF_BASE_UPPER32, 0);
    119                 PCI_CFG_W32(pcidev, PCI_PREF_LIMIT_UPPER32, 0);
     118                PCI_CFG_W32(pcidev, PCIR_PMBASEH_1, 0);
     119                PCI_CFG_W32(pcidev, PCIR_PMLIMITH_1, 0);
    120120
    121                 cmd |= PCI_COMMAND_MASTER;
    122                 romofs = PCI_ROM_ADDRESS1;
     121                cmd |= PCIM_CMD_BUSMASTEREN;
     122                romofs = PCIR_BIOS_1;
    123123                maxbars = 2;
    124124        }
     
    128128                res = &dev->resources[i];
    129129                if (res->flags & PCI_RES_TYPE_MASK) {
    130                         PCI_CFG_W32(pcidev, PCI_BASE_ADDRESS_0 + 4*i,
     130                        PCI_CFG_W32(pcidev, PCIR_BAR(0) + 4*i,
    131131                                                                res->start);
    132132                        if ((res->flags & PCI_RES_TYPE_MASK) == PCI_RES_IO)
    133                                 cmd |= PCI_COMMAND_IO;
     133                                cmd |= PCIM_CMD_PORTEN;
    134134                        else
    135                                 cmd |= PCI_COMMAND_MEMORY;
     135                                cmd |= PCIM_CMD_MEMEN;
    136136                }
    137137        }
    138138        res = &dev->resources[DEV_RES_ROM];
    139139        if (res->flags & PCI_RES_TYPE_MASK) {
    140                 PCI_CFG_W32(pcidev, romofs, res->start|PCI_ROM_ADDRESS_ENABLE);
    141                 cmd |= PCI_COMMAND_MEMORY;
     140                PCI_CFG_W32(pcidev, romofs, res->start|PCIM_BIOS_ENABLE);
     141                cmd |= PCIM_CMD_MEMEN;
    142142        }
    143         PCI_CFG_W16(pcidev, PCI_COMMAND, cmd);
     143        PCI_CFG_W16(pcidev, PCIR_COMMAND, cmd);
    144144
    145145        return 0;
  • cpukit/libpci/pci_find.c

    r56ea46ba rc1c37a1  
    2222        uint16_t vid, did;
    2323
    24         pci_cfg_r16(pcidev, PCI_VENDOR_ID, &vid);
    25         pci_cfg_r16(pcidev, PCI_DEVICE_ID, &did);
     24        pci_cfg_r16(pcidev, PCIR_VENDOR, &vid);
     25        pci_cfg_r16(pcidev, PCIR_DEVICE, &did);
    2626        if ((vid != info->vendor) || (did != info->device))
    2727                return 0;
  • cpukit/libpci/pci_for_each.c

    r56ea46ba rc1c37a1  
    2929
    3030        for (bus = 0; bus < maxbus ; bus++) {
    31                 for (dev = 0; dev < PCI_MAX_DEVICES; dev++) {
     31                for (dev = 0; dev <= PCI_SLOTMAX; dev++) {
    3232                        pcidev = PCI_DEV(bus, dev, 0);
    3333
    34                         for (fun = 0; fun < PCI_MAX_FUNCTIONS; fun++, pcidev++) {
    35                                 fail = pci_cfg_r32(pcidev, PCI_VENDOR_ID, &id);
     34                        for (fun = 0; fun <= PCI_FUNCMAX; fun++, pcidev++) {
     35                                fail = pci_cfg_r32(pcidev, PCIR_VENDOR, &id);
    3636                                if (fail || (0xffffffff == id) || (0 == id)) {
    3737                                        if (fun == 0)
     
    4949                                /* Stop if not a multi-function device */
    5050                                if (fun == 0) {
    51                                         pci_cfg_r8(pcidev, PCI_HEADER_TYPE,
     51                                        pci_cfg_r8(pcidev, PCIR_HDRTYPE,
    5252                                                        &hd);
    53                                         if ((hd & PCI_MULTI_FUNCTION) == 0)
     53                                        if ((hd & PCIM_MFDEV) == 0)
    5454                                                break;
    5555                                }
  • cpukit/libpci/pci_irq.c

    r56ea46ba rc1c37a1  
    1515{
    1616        uint8_t irq_line;
    17         pci_cfg_r8(dev, PCI_INTERRUPT_LINE, &irq_line);
     17        pci_cfg_r8(dev, PCIR_INTLINE, &irq_line);
    1818        return irq_line;
    1919}
  • cpukit/libpci/pci_print.c

    r56ea46ba rc1c37a1  
    3232        romadrs = 0x30;
    3333        str = "";
    34         PCI_CFG_R32(dev, PCI_CLASS_REVISION, &tmp);
     34        PCI_CFG_R32(dev, PCIR_REVID, &tmp);
    3535        tmp >>= 16;
    36         if (tmp == PCI_CLASS_BRIDGE_PCI) {
     36        if (tmp == PCID_PCI2PCI_BRIDGE) {
    3737                maxbars = 2;
    3838                romadrs = 0x38;
     
    4040        }
    4141
    42         PCI_CFG_R32(dev, PCI_VENDOR_ID, &id);
     42        PCI_CFG_R32(dev, PCIR_VENDOR, &id);
    4343        printf("\nBus %x Slot %x function: %x [0x%x] %s\n",
    4444                PCI_DEV_EXPAND(dev), dev, str);
     
    4646                id & 0xffff, id >> 16);
    4747        if (maxbars == 2) {
    48                 PCI_CFG_R32(dev, PCI_PRIMARY_BUS, &tmp);
     48                PCI_CFG_R32(dev, PCIR_PRIBUS_1, &tmp);
    4949                printf("\tPrimary: %lx  Secondary: %lx  Subordinate: %lx\n",
    5050                        tmp & 0xff, (tmp >> 8) & 0xff, (tmp >> 16) & 0xff);
    5151        }
    5252
    53         PCI_CFG_R16(dev, PCI_INTERRUPT_LINE, &irq);
     53        PCI_CFG_R16(dev, PCIR_INTLINE, &irq);
    5454        irq_pin = irq >> 8;
    5555        if ((irq_pin > 0) && (irq_pin < 5))
     
    5959        /* Print standard BARs */
    6060        for (pos = 0; pos < maxbars; pos++) {
    61                 PCI_CFG_R32(dev, PCI_BASE_ADDRESS_0 + pos*4, &tmp);
    62                 PCI_CFG_W32(dev, PCI_BASE_ADDRESS_0 + pos*4, 0xffffffff);
    63                 PCI_CFG_R32(dev, PCI_BASE_ADDRESS_0 + pos*4, &tmp2);
    64                 PCI_CFG_W32(dev, PCI_BASE_ADDRESS_0 + pos*4, tmp);
     61                PCI_CFG_R32(dev, PCIR_BAR(0) + pos*4, &tmp);
     62                PCI_CFG_W32(dev, PCIR_BAR(0) + pos*4, 0xffffffff);
     63                PCI_CFG_R32(dev, PCIR_BAR(0) + pos*4, &tmp2);
     64                PCI_CFG_W32(dev, PCIR_BAR(0) + pos*4, tmp);
    6565
    6666                if (tmp2 != 0 && tmp2 != 0xffffffff && ((tmp2 & 0x1) ||
     
    9494        if (tmp2 & 1) {
    9595                /* ROM BAR available */
    96                 tmp2 &= PCI_ROM_ADDRESS_MASK;
     96                tmp2 &= PCIM_BIOS_ADDR_MASK;
    9797                tmp2 = (~tmp2 + 1); /* Size of BAR */
    9898                if (tmp2 < 0x1000) {
     
    166166    printf("\nPCI devices found and configured:\n");
    167167    for (bus = 0; bus < pci_bus_count(); bus++) {
    168         for (slot = 0; slot < PCI_MAX_DEVICES; slot++) {
    169             for (func=0; func < PCI_MAX_FUNCTIONS; func++) {
     168        for (slot = 0; slot <= PCI_SLOTMAX; slot++) {
     169            for (func=0; func <= PCI_FUNCMAX; func++) {
    170170
    171171                dev = PCI_DEV(bus, slot, func);
    172                 fail = PCI_CFG_R32(dev, PCI_VENDOR_ID, &id);
     172                fail = PCI_CFG_R32(dev, PCIR_VENDOR, &id);
    173173
    174174                if (!fail && id != PCI_INVALID_VENDORDEVICEID && id != 0) {
     
    177177                        /* Stop if not a multi-function device */
    178178                        if (func == 0) {
    179                             PCI_CFG_R8(dev, PCI_HEADER_TYPE, &header);
    180                             if ((header & PCI_MULTI_FUNCTION) == 0)
     179                            PCI_CFG_R8(dev, PCIR_HDRTYPE, &header);
     180                            if ((header & PCIM_MFDEV) == 0)
    181181                                break;
    182182                        }
  • cpukit/libpci/preinstall.am

    r56ea46ba rc1c37a1  
    6565PREINSTALL_FILES += $(PROJECT_INCLUDE)/pci/irq.h
    6666
     67$(PROJECT_INCLUDE)/pci/pcireg.h: pci/pcireg.h $(PROJECT_INCLUDE)/pci/$(dirstamp)
     68        $(INSTALL_DATA) $< $(PROJECT_INCLUDE)/pci/pcireg.h
     69PREINSTALL_FILES += $(PROJECT_INCLUDE)/pci/pcireg.h
     70
    6771$(PROJECT_INCLUDE)/drvmgr/$(dirstamp):
    6872        @$(MKDIR_P) $(PROJECT_INCLUDE)/drvmgr
Note: See TracChangeset for help on using the changeset viewer.