Changeset b7912a89 in rtems


Ignore:
Timestamp:
Nov 22, 1999, 2:25:01 PM (21 years ago)
Author:
Joel Sherrill <joel.sherrill@…>
Branches:
4.10, 4.11, 4.8, 4.9, 5, master
Children:
c99d395
Parents:
561e4ff6
Message:

Changed name of W, X, and Y macros for fields in the Clock
Synthesizer Control Register to remove use of single letter names.

Files:
3 edited

Legend:

Unmodified
Added
Removed
  • c/src/exec/score/cpu/m68k/sim.h

    r561e4ff6 rb7912a89  
    109109#define SYNCR SIM_VOLATILE_USHORT_POINTER(0x04 + SIM_CRB)
    110110                                /* Clock Synthesizer Control Register */
    111 #define    W     0x8000         /*    Frequency Control (VCO) */
    112 #define    X     0x4000         /*    Frequency Control Bit (Prescale) */
    113 #define    Y     0x3f00         /*    Frequency Control Counter */
    114 #define    EDIV  0x0080         /*    ECLK Divide Rate */
    115 #define    SLIMP 0x0010         /*    Limp Mode Status */
    116 #define    SLOCK 0x0008         /*    Synthesizer Lock */
    117 #define    RSTEN 0x0004         /*    Reset Enable */
    118 #define    STSIM 0x0002         /*    Stop Mode SIM Clock */
    119 #define    STEXT 0x0001         /*    Stop Mode External Clock */
     111#define    VCO      0x8000      /*    Frequency Control (VCO) */
     112#define    PRESCALE 0x4000      /*    Frequency Control Bit (Prescale) */
     113#define    COUNTER  0x3f00      /*    Frequency Control Counter */
     114#define    EDIV     0x0080      /*    ECLK Divide Rate */
     115#define    SLIMP    0x0010      /*    Limp Mode Status */
     116#define    SLOCK    0x0008      /*    Synthesizer Lock */
     117#define    RSTEN    0x0004      /*    Reset Enable */
     118#define    STSIM    0x0002      /*    Stop Mode SIM Clock */
     119#define    STEXT    0x0001      /*    Stop Mode External Clock */
    120120
    121121
  • cpukit/score/cpu/m68k/rtems/m68k/sim.h

    r561e4ff6 rb7912a89  
    109109#define SYNCR SIM_VOLATILE_USHORT_POINTER(0x04 + SIM_CRB)
    110110                                /* Clock Synthesizer Control Register */
    111 #define    W     0x8000         /*    Frequency Control (VCO) */
    112 #define    X     0x4000         /*    Frequency Control Bit (Prescale) */
    113 #define    Y     0x3f00         /*    Frequency Control Counter */
    114 #define    EDIV  0x0080         /*    ECLK Divide Rate */
    115 #define    SLIMP 0x0010         /*    Limp Mode Status */
    116 #define    SLOCK 0x0008         /*    Synthesizer Lock */
    117 #define    RSTEN 0x0004         /*    Reset Enable */
    118 #define    STSIM 0x0002         /*    Stop Mode SIM Clock */
    119 #define    STEXT 0x0001         /*    Stop Mode External Clock */
     111#define    VCO      0x8000      /*    Frequency Control (VCO) */
     112#define    PRESCALE 0x4000      /*    Frequency Control Bit (Prescale) */
     113#define    COUNTER  0x3f00      /*    Frequency Control Counter */
     114#define    EDIV     0x0080      /*    ECLK Divide Rate */
     115#define    SLIMP    0x0010      /*    Limp Mode Status */
     116#define    SLOCK    0x0008      /*    Synthesizer Lock */
     117#define    RSTEN    0x0004      /*    Reset Enable */
     118#define    STSIM    0x0002      /*    Stop Mode SIM Clock */
     119#define    STEXT    0x0001      /*    Stop Mode External Clock */
    120120
    121121
  • cpukit/score/cpu/m68k/sim.h

    r561e4ff6 rb7912a89  
    109109#define SYNCR SIM_VOLATILE_USHORT_POINTER(0x04 + SIM_CRB)
    110110                                /* Clock Synthesizer Control Register */
    111 #define    W     0x8000         /*    Frequency Control (VCO) */
    112 #define    X     0x4000         /*    Frequency Control Bit (Prescale) */
    113 #define    Y     0x3f00         /*    Frequency Control Counter */
    114 #define    EDIV  0x0080         /*    ECLK Divide Rate */
    115 #define    SLIMP 0x0010         /*    Limp Mode Status */
    116 #define    SLOCK 0x0008         /*    Synthesizer Lock */
    117 #define    RSTEN 0x0004         /*    Reset Enable */
    118 #define    STSIM 0x0002         /*    Stop Mode SIM Clock */
    119 #define    STEXT 0x0001         /*    Stop Mode External Clock */
     111#define    VCO      0x8000      /*    Frequency Control (VCO) */
     112#define    PRESCALE 0x4000      /*    Frequency Control Bit (Prescale) */
     113#define    COUNTER  0x3f00      /*    Frequency Control Counter */
     114#define    EDIV     0x0080      /*    ECLK Divide Rate */
     115#define    SLIMP    0x0010      /*    Limp Mode Status */
     116#define    SLOCK    0x0008      /*    Synthesizer Lock */
     117#define    RSTEN    0x0004      /*    Reset Enable */
     118#define    STSIM    0x0002      /*    Stop Mode SIM Clock */
     119#define    STEXT    0x0001      /*    Stop Mode External Clock */
    120120
    121121
Note: See TracChangeset for help on using the changeset viewer.