source: rtems/cpukit/score/cpu/a29k/register.ah @ bbfdedd

4.104.114.84.95
Last change on this file since bbfdedd was bbfdedd, checked in by Joel Sherrill <joel.sherrill@…>, on 09/22/00 at 20:34:15

2000-09-22 Joel Sherrill <joel@…>

  • amd.ah, cpu.c, cpu_asm.S, register.ah, sig.S, rtems/score/cpu.h: Updated and fixed minor things. Commented out offensive assembly and made applications link.
  • Property mode set to 100644
File size: 4.9 KB
Line 
1; /* @(#)register.ah    1.1 96/05/23 08:56:57, TEI */
2;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;
3;                naming of various registers   
4;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;
5; /* $Id$ */
6
7;* File information and includes.
8
9        .file   "register.ah"
10        .ident  "@(#)register.ah        1.1 96/05/23 08:56:57, TEI\n"
11
12;* Register Stack pointer and frame pointer registers.
13
14/* The assembly language is supposed to be Sierra High-C */
15#if 0
16        .extern Rrsp, Rfp
17
18        .reg    regsp,          %%Rrsp
19        .reg    fp,             %%Rfp
20
21
22        .extern RTrapReg
23        .extern Rtrapreg
24
25        .reg    TrapReg,        %%RTrapReg
26        .reg    trapreg,        %%Rtrapreg
27
28
29;* Operating system Interrupt handler registers (gr64-gr67)
30
31        .extern ROSint0, ROSint1, ROSint2, ROSint3
32
33        .reg    OSint0,         %%ROSint0
34        .reg    OSint1,         %%ROSint1
35        .reg    OSint2,         %%ROSint2
36        .reg    OSint3,         %%ROSint3
37
38        .reg    it0,            %%ROSint0
39        .reg    it1,            %%ROSint1
40        .reg    it2,            %%ROSint2
41        .reg    it3,            %%ROSint3
42
43
44
45;* Operating system temporary (or scratch) registers (gr68-gr79)
46
47        .extern ROStmp0, ROStmp1, ROStmp2, ROStmp3
48        .extern ROStmp4, ROStmp5, ROStmp6, ROStmp7
49        .extern ROStmp8, ROStmp9, ROStmp10, ROStmp11
50
51        .reg    OStmp0,         %%ROStmp0
52        .reg    OStmp1,         %%ROStmp1
53        .reg    OStmp2,         %%ROStmp2
54        .reg    OStmp3,         %%ROStmp3
55
56        .reg    OStmp4,         %%ROStmp4
57        .reg    OStmp5,         %%ROStmp5
58        .reg    OStmp6,         %%ROStmp6
59        .reg    OStmp7,         %%ROStmp7
60
61        .reg    OStmp8,         %%ROStmp8
62        .reg    OStmp9,         %%ROStmp9
63        .reg    OStmp10,        %%ROStmp10
64        .reg    OStmp11,        %%ROStmp11
65
66
67        .reg    kt0,            %%ROStmp0
68        .reg    kt1,            %%ROStmp1
69        .reg    kt2,            %%ROStmp2
70        .reg    kt3,            %%ROStmp3
71
72        .reg    kt4,            %%ROStmp4
73        .reg    kt5,            %%ROStmp5
74        .reg    kt6,            %%ROStmp6
75        .reg    kt7,            %%ROStmp7
76
77        .reg    kt8,            %%ROStmp8
78        .reg    kt9,            %%ROStmp9
79        .reg    kt10,           %%ROStmp10
80        .reg    kt11,           %%ROStmp11
81
82
83        .reg    TempReg0,       %%ROSint0
84        .reg    TempReg1,       %%ROSint1
85        .reg    TempReg2,       %%ROSint2
86        .reg    TempReg3,       %%ROSint3
87
88        .reg    TempReg4,       %%ROStmp0
89        .reg    TempReg5,       %%ROStmp1
90        .reg    TempReg6,       %%ROStmp2
91        .reg    TempReg7,       %%ROStmp3
92
93        .reg    TempReg8,       %%ROStmp4
94        .reg    TempReg9,       %%ROStmp5
95        .reg    TempReg10,      %%ROStmp6
96        .reg    TempReg11,      %%ROStmp7
97
98        .reg    TempReg12,      %%ROStmp8
99        .reg    TempReg13,      %%ROStmp9
100        .reg    TempReg14,      %%ROStmp10
101        .reg    TempReg15,      %%ROStmp11
102
103
104;* Assigned static registers
105
106        .extern RSpillAddrReg, RFillAddrReg, RSignalAddrReg
107        .extern Rpcb, Retc
108        .extern RTimerExt, RTimerUtil, RLEDReg, RERRReg
109        .extern Ret0, Ret1, Ret2, Ret3, Ret4, Ret5, Ret6, Ret7, Reta, Retb
110        .extern Retx, Rety, Retz
111
112
113        .reg    SpillAddrReg,   %%RSpillAddrReg
114        .reg    FillAddrReg,    %%RFillAddrReg
115        .reg    SignalAddrReg,  %%RSignalAddrReg
116        .reg    pcb,            %%Rpcb
117
118        .reg    etx,            %%Retx
119        .reg    ety,            %%Rety
120        .reg    etz,            %%Retz
121        .reg    eta,            %%Reta
122
123        .reg    etb,            %%Retb
124        .reg    etc,            %%Retc
125        .reg    TimerExt,       %%RTimerExt
126        .reg    TimerUtil,      %%RTimerUtil
127
128        .reg    LEDReg,         %%RLEDReg
129        .reg    ERRReg,         %%RERRReg
130
131
132        .reg    et0,            %%Ret0
133        .reg    et1,            %%Ret1
134        .reg    et2,            %%Ret2
135        .reg    et3,            %%Ret3
136
137        .reg    et4,            %%Ret4
138        .reg    et5,            %%Ret5
139        .reg    et6,            %%Ret6
140        .reg    et7,            %%Ret7
141
142;
143        .equ    SCB1REG_NUM,    88     
144        .reg    SCB1REG_PTR,    %%Ret0
145
146; The floating point trap handlers need a few static registers
147
148        .extern RFPStat0, RFPStat1, RFPStat2, RFPStat3
149        .extern Rheapptr, RHeapPtr, RArgvPtr
150
151        .reg    FPStat0,        %%RFPStat0
152        .reg    FPStat1,        %%RFPStat1
153        .reg    FPStat2,        %%RFPStat2
154        .reg    FPStat3,        %%RFPStat3
155
156        .reg    heapptr,        %%Rheapptr
157        .reg    HeapPtr,        %%RHeapPtr
158        .reg    ArgvPtr,        %%RArgvPtr
159
160        .extern RXLINXReg, RVMBCReg, RUARTReg, RETHERReg
161
162        .reg    XLINXReg,       %%RXLINXReg
163        .reg    VMBCReg,        %%RVMBCReg
164        .reg    UARTReg,        %%RUARTReg
165        .reg    ETHERReg,       %%RXLINXReg
166
167;* Compiler and programmer registers. (gr96-gr127)
168
169        .extern Rv0, Rv1, Rv2, Rv3, Rv4, Rv5, Rv6, Rv7, Rv8, Rv9
170        .extern Rv10, Rv11, Rv12, Rv13, Rv14, Rv15
171
172        .reg    v0,             %%Rv0
173        .reg    v1,             %%Rv1
174        .reg    v2,             %%Rv2
175        .reg    v3,             %%Rv3
176
177        .reg    v4,             %%Rv4
178        .reg    v5,             %%Rv5
179        .reg    v6,             %%Rv6
180        .reg    v7,             %%Rv7
181
182        .reg    v8,             %%Rv8
183        .reg    v9,             %%Rv9
184        .reg    v10,            %%Rv10
185        .reg    v11,            %%Rv11
186
187        .reg    v12,            %%Rv12
188        .reg    v13,            %%Rv13
189        .reg    v14,            %%Rv14
190        .reg    v15,            %%Rv15
191
192        .extern Rtv0, Rtv1, Rtv2, Rtv3, Rtv4
193
194        .reg    tv0,            %%Rtv0
195        .reg    tv1,            %%Rtv1
196        .reg    tv2,            %%Rtv2
197        .reg    tv3,            %%Rtv3
198        .reg    tv4,            %%Rtv4
199
200; ****************************************************************************
201;       For uatrap
202; register definitions -- since this trap handler must allow for
203; nested traps and interrupts such as TLB miss, protection violation,
204; or Data Access Exception, and these trap handlers use the shared
205; Temp registers, we must maintain our own that are safe over user-
206; mode loads and stores.  The following must be assigned global
207; registers which are not used in INTR[0-3], TRAP[0-1], TLB miss,
208; TLB protection violation, or data exception trap handlers.
209
210;       .reg    cha_cpy,        OStmp4          ; copy of CHA
211;       .reg    chd_cpy,        OStmp5          ; copy of CHD
212;       .reg    chc_cpy,        OStmp6          ; copy of CHC
213;       .reg    LTemp0,         OStmp7          ; local temp 0
214;       .reg    LTemp1,         OStmp8          ; local temp 1
215
216; ****************************************************************************
217#endif
Note: See TracBrowser for help on using the repository browser.