source: rtems/c/src/libchip/network/open_eth.c @ 10e66215

Last change on this file since 10e66215 was 10e66215, checked in by Joel Sherrill <joel.sherrill@…>, on Sep 4, 2003 at 6:46:04 PM

2003-09-04 Joel Sherrill <joel@…>

  • ide/ata.c, ide/ata.h, ide/ata_internal.h, ide/ide_controller.c, ide/ide_ctrl.h, ide/ide_ctrl_cfg.h, ide/ide_ctrl_io.h, network/cs8900.c, network/cs8900.c.bsp, network/cs8900.h, network/dec21140.c, network/elnk.c, network/open_eth.c, network/sonic.c, network/sonic.h, rtc/icm7170.c, rtc/icm7170.h, rtc/icm7170_reg.c, rtc/icm7170_reg2.c, rtc/icm7170_reg4.c, rtc/icm7170_reg8.c, rtc/m48t08.c, rtc/m48t08.h, rtc/m48t08_reg.c, rtc/m48t08_reg2.c, rtc/m48t08_reg4.c, rtc/m48t08_reg8.c, rtc/rtc.h, rtc/rtcprobe.c, serial/mc68681.c, serial/mc68681.h, serial/mc68681_p.h, serial/mc68681_reg.c, serial/mc68681_reg2.c, serial/mc68681_reg4.c, serial/mc68681_reg8.c, serial/serial.h, serial/z85c30.c, serial/z85c30.h, serial/z85c30_p.h, serial/z85c30_reg.c: URL for license changed.
  • Property mode set to 100644
File size: 16.5 KB
Line 
1/*
2 *  RTEMS driver for Opencores Ethernet Controller
3 *
4 *  Weakly based on dec21140 rtems driver and open_eth linux driver
5 *  Written by Jiri Gaisler, Gaisler Research
6 *
7 *  The license and distribution terms for this file may be
8 *  found in found in the file LICENSE in this distribution or at
9 *  http://www.rtems.com/license/LICENSE.
10 *
11 */
12
13#include <rtems.h>
14
15#define OPEN_ETH_SUPPORTED
16#include <bsp.h>
17
18#include <stdlib.h>
19#include <stdio.h>
20#include <stdarg.h>
21#include <rtems/error.h>
22#include <rtems/rtems_bsdnet.h>
23#include <libchip/open_eth.h>
24
25#include <sys/param.h>
26#include <sys/mbuf.h>
27
28#include <sys/socket.h>
29#include <sys/sockio.h>
30#include <net/if.h>
31#include <netinet/in.h>
32#include <netinet/if_ether.h>
33
34#ifdef malloc
35#undef malloc
36#endif
37#ifdef free
38#undef free
39#endif
40
41 /*
42#define OPEN_ETH_DEBUG
43 */
44
45#ifdef CPU_U32_FIX
46extern void ipalign(struct mbuf *m);
47#endif
48
49/* message descriptor entry */
50struct MDTX
51{
52    char  *buf;
53};
54
55struct MDRX
56{
57    struct mbuf *m;
58};
59
60/*
61 * Number of OCs supported by this driver
62 */
63#define NOCDRIVER       1
64
65/*
66 * Receive buffer size -- Allow for a full ethernet packet including CRC
67 */
68#define RBUF_SIZE       1536
69
70#define ET_MINLEN 64            /* minimum message length */
71
72/*
73 * RTEMS event used by interrupt handler to signal driver tasks.
74 * This must not be any of the events used by the network task synchronization.
75 */
76#define INTERRUPT_EVENT RTEMS_EVENT_1
77
78/*
79 * RTEMS event used to start transmit daemon.
80 * This must not be the same as INTERRUPT_EVENT.
81 */
82#define START_TRANSMIT_EVENT    RTEMS_EVENT_2
83
84 /* event to send when tx buffers become available */
85#define OPEN_ETH_TX_WAIT_EVENT  RTEMS_EVENT_3
86
87 /* suspend when all TX descriptors exhausted */
88 /*
89#define OETH_SUSPEND_NOTXBUF
90 */
91
92#define OETH_RATE_10MHZ
93
94#if (MCLBYTES < RBUF_SIZE)
95# error "Driver must have MCLBYTES > RBUF_SIZE"
96#endif
97
98/*
99 * Per-device data
100 */
101struct open_eth_softc
102{
103
104    struct arpcom arpcom;
105
106    oeth_regs *regs;
107
108    int acceptBroadcast;
109    rtems_id rxDaemonTid;
110    rtems_id txDaemonTid;
111
112    unsigned int tx_ptr;
113    unsigned int rx_ptr;
114    unsigned int txbufs;
115    unsigned int rxbufs;
116    struct MDTX *txdesc;
117    struct MDRX *rxdesc;
118    rtems_vector_number vector;
119
120
121    /*
122     * Statistics
123     */
124    unsigned long rxInterrupts;
125    unsigned long rxPackets;
126    unsigned long rxLengthError;
127    unsigned long rxNonOctet;
128    unsigned long rxBadCRC;
129    unsigned long rxOverrun;
130    unsigned long rxMiss;
131    unsigned long rxCollision;
132
133    unsigned long txInterrupts;
134    unsigned long txDeferred;
135    unsigned long txHeartbeat;
136    unsigned long txLateCollision;
137    unsigned long txRetryLimit;
138    unsigned long txUnderrun;
139    unsigned long txLostCarrier;
140    unsigned long txRawWait;
141};
142
143static struct open_eth_softc oc;
144
145/* OPEN_ETH interrupt handler */
146
147static rtems_isr
148open_eth_interrupt_handler (rtems_vector_number v)
149{
150    unsigned32 status;
151
152    /* read and clear interrupt cause */
153
154    status = oc.regs->int_src;
155    oc.regs->int_src = status;
156
157    /* Frame received? */
158
159    if (status & (OETH_INT_RXF | OETH_INT_RXE))
160      {
161          oc.rxInterrupts++;
162          rtems_event_send (oc.rxDaemonTid, INTERRUPT_EVENT);
163      }
164#ifdef OETH_SUSPEND_NOTXBUF
165    if (status & (OETH_INT_MASK_TXB | OETH_INT_MASK_TXC | OETH_INT_MASK_TXE))
166      {
167          oc.txInterrupts++;
168          rtems_event_send (oc.txDaemonTid, OPEN_ETH_TX_WAIT_EVENT);
169      }
170#endif
171      /*
172#ifdef __leon__
173      LEON_Clear_interrupt(v-0x10);
174#endif
175      */
176}
177
178static unsigned32 read_mii(unsigned32 addr)
179{
180    while (oc.regs->miistatus & OETH_MIISTATUS_BUSY) {}
181    oc.regs->miiaddress = addr << 8;
182    oc.regs->miicommand = OETH_MIICOMMAND_RSTAT;
183    while (oc.regs->miistatus & OETH_MIISTATUS_BUSY) {}
184    if (!(oc.regs->miistatus & OETH_MIISTATUS_NVALID))
185        return(oc.regs->miirx_data);
186    else {
187        printf("open_eth: failed to read mii\n");
188        return (0);
189    }
190}
191
192static void write_mii(unsigned32 addr, unsigned32 data)
193{
194    while (oc.regs->miistatus & OETH_MIISTATUS_BUSY) {}
195    oc.regs->miiaddress = addr << 8;
196    oc.regs->miitx_data = data;
197    oc.regs->miicommand = OETH_MIICOMMAND_WCTRLDATA;
198    while (oc.regs->miistatus & OETH_MIISTATUS_BUSY) {}
199}
200/*
201 * Initialize the ethernet hardware
202 */
203static void
204open_eth_initialize_hardware (struct open_eth_softc *sc)
205{
206    struct mbuf *m;
207    int i;
208    int mii_cr = 0;
209
210    oeth_regs *regs;
211
212    regs = sc->regs;
213
214    /* Reset the controller.  */
215
216    regs->ctrlmoder = 0;
217    regs->moder = OETH_MODER_RST;       /* Reset ON */
218    regs->moder = 0;                    /* Reset OFF */
219
220    /* reset PHY and wait for complettion */
221    mii_cr = read_mii(0);
222    mii_cr = 0x3320;
223#ifdef OETH_RATE_10MHZ
224    mii_cr = 0;
225#endif
226    write_mii(0, mii_cr | 0x8000); 
227    while (read_mii(0) & 0x8000) {}
228    write_mii(20, 0x1422);
229#ifdef OETH_RATE_10MHZ
230    mii_cr = 0;
231#endif
232    write_mii(0, mii_cr); 
233    printf("open_eth: driver attached, PHY config : 0x%04x\n", read_mii(0));
234
235#ifdef OPEN_ETH_DEBUG
236    printf("mii_cr: %04x\n", mii_cr);
237    for (i=0;i<21;i++)
238      printf("mii_reg %2d : 0x%04x\n", i, read_mii(i));
239#endif
240
241    /* Setting TXBD base to sc->txbufs  */
242
243    regs->tx_bd_num = sc->txbufs;
244
245    /* Initialize rx/tx pointers.  */
246
247    sc->rx_ptr = 0;
248    sc->tx_ptr = 0;
249
250    /* Set min/max packet length */
251    regs->packet_len = 0x00400600;
252
253    /* Set IPGT register to recomended value */
254    regs->ipgt = 0x00000015;
255
256    /* Set IPGR1 register to recomended value */
257    regs->ipgr1 = 0x0000000c;
258
259    /* Set IPGR2 register to recomended value */
260    regs->ipgr2 = 0x00000012;
261
262    /* Set COLLCONF register to recomended value */
263    regs->collconf = 0x000f003f;
264
265    /* initialize TX descriptors */
266
267    sc->txdesc = calloc(sc->txbufs, sizeof(*sc->txdesc));
268    for (i = 0; i < sc->txbufs; i++)
269      {
270          sc->regs->xd[i].len_status = OETH_TX_BD_PAD | OETH_TX_BD_CRC;
271          sc->txdesc[i].buf = calloc(1, OETH_MAXBUF_LEN);
272#ifdef OPEN_ETH_DEBUG
273          printf("TXBUF: %08x\n", (int) sc->txdesc[i].buf);
274#endif
275      }
276    sc->regs->xd[sc->txbufs - 1].len_status |= OETH_TX_BD_WRAP;
277
278    /* allocate RX buffers */
279
280    sc->rxdesc = calloc(sc->rxbufs, sizeof(*sc->rxdesc));
281    for (i = 0; i < sc->rxbufs; i++)
282      {
283
284          MGETHDR (m, M_WAIT, MT_DATA);
285          MCLGET (m, M_WAIT);
286          m->m_pkthdr.rcvif = &sc->arpcom.ac_if;
287          sc->rxdesc[i].m = m;
288          sc->regs->xd[i + sc->txbufs].addr = mtod (m, unsigned32 *);
289          sc->regs->xd[i + sc->txbufs].len_status =
290              OETH_RX_BD_EMPTY | OETH_RX_BD_IRQ;
291#ifdef OPEN_ETH_DEBUG
292          printf("RXBUF: %08x\n", (int) sc->rxdesc[i].m);
293#endif
294      }
295    sc->regs->xd[sc->rxbufs + sc->txbufs - 1].len_status |= OETH_RX_BD_WRAP;
296
297
298    /* set ethernet address.  */
299
300    regs->mac_addr1 = sc->arpcom.ac_enaddr[0] << 8 | sc->arpcom.ac_enaddr[1];
301    regs->mac_addr0 = sc->arpcom.ac_enaddr[2] << 24 | sc->arpcom.ac_enaddr[3] << 16 |
302        sc->arpcom.ac_enaddr[4] << 8 | sc->arpcom.ac_enaddr[5];
303
304    /* install interrupt vector */
305    set_vector (open_eth_interrupt_handler, sc->vector, 1);
306
307    /* clear all pending interrupts */
308
309    regs->int_src = 0xffffffff;
310
311    /* MAC mode register: PAD, IFG, CRCEN */
312
313    regs->moder = OETH_MODER_PAD | OETH_MODER_CRCEN | ((mii_cr & 0x100) << 2);
314
315    /* enable interrupts */
316
317    regs->int_mask = OETH_INT_MASK_RXF | OETH_INT_MASK_RXE | OETH_INT_MASK_RXC;
318
319#ifdef OETH_SUSPEND_NOTXBUF
320    regs->int_mask |= OETH_INT_MASK_TXB | OETH_INT_MASK_TXC | OETH_INT_MASK_TXE | OETH_INT_BUSY;*/
321    sc->regs->xd[(sc->txbufs - 1)/2].len_status |= OETH_TX_BD_IRQ;
322    sc->regs->xd[sc->txbufs - 1].len_status |= OETH_TX_BD_IRQ;
323#endif
324
325    regs->moder |= OETH_MODER_RXEN | OETH_MODER_TXEN;
326}
327
328static void
329open_eth_rxDaemon (void *arg)
330{
331    struct ether_header *eh;
332    struct open_eth_softc *dp = (struct open_eth_softc *) &oc;
333    struct ifnet *ifp = &dp->arpcom.ac_if;
334    struct mbuf *m;
335    unsigned int len, len_status, bad;
336    rtems_event_set events;
337
338
339    for (;;)
340      {
341
342          rtems_bsdnet_event_receive (INTERRUPT_EVENT,
343                                      RTEMS_WAIT | RTEMS_EVENT_ANY,
344                                      RTEMS_NO_TIMEOUT, &events);
345#ifdef OPEN_ETH_DEBUG
346    printf ("r\n");
347#endif
348
349          while (!
350                 ((len_status =
351                   dp->regs->xd[dp->rx_ptr+dp->txbufs].len_status) & OETH_RX_BD_EMPTY))
352            {
353                bad = 0;
354                if (len_status & (OETH_RX_BD_TOOLONG | OETH_RX_BD_SHORT))
355                  {
356                      dp->rxLengthError++;
357                      bad = 1;
358                  }
359                if (len_status & OETH_RX_BD_DRIBBLE)
360                  {
361                      dp->rxNonOctet++;
362                      bad = 1;
363                  }
364                if (len_status & OETH_RX_BD_CRCERR)
365                  {
366                      dp->rxBadCRC++;
367                      bad = 1;
368                  }
369                if (len_status & OETH_RX_BD_OVERRUN)
370                  {
371                      dp->rxOverrun++;
372                      bad = 1;
373                  }
374                if (len_status & OETH_RX_BD_MISS)
375                  {
376                      dp->rxMiss++;
377                      bad = 1;
378                  }
379                if (len_status & OETH_RX_BD_LATECOL)
380                  {
381                      dp->rxCollision++;
382                      bad = 1;
383                  }
384
385                if (!bad)
386                  {
387                      /* pass on the packet in the receive buffer */
388                      len = len_status >> 16;
389                      m = (struct mbuf *) (dp->rxdesc[dp->rx_ptr].m);
390                      m->m_len = m->m_pkthdr.len =
391                          len - sizeof (struct ether_header);
392                      eh = mtod (m, struct ether_header *);
393                      m->m_data += sizeof (struct ether_header);
394#ifdef CPU_U32_FIX
395                      ipalign(m);       /* Align packet on 32-bit boundary */
396#endif
397
398                      ether_input (ifp, eh, m);
399
400                      /* get a new mbuf */
401                      MGETHDR (m, M_WAIT, MT_DATA);
402                      MCLGET (m, M_WAIT);
403                      m->m_pkthdr.rcvif = ifp;
404                      dp->rxdesc[dp->rx_ptr].m = m;
405                      dp->regs->xd[dp->rx_ptr + dp->txbufs].addr =
406                          (unsigned32 *) mtod (m, void *);
407                      dp->rxPackets++;
408                  }
409
410                dp->regs->xd[dp->rx_ptr+dp->txbufs].len_status =
411                  (dp->regs->xd[dp->rx_ptr+dp->txbufs].len_status &
412                    ~OETH_TX_BD_STATS) | OETH_TX_BD_READY;
413                dp->rx_ptr = (dp->rx_ptr + 1) % dp->rxbufs;
414            }
415      }
416}
417
418static int inside = 0;
419static void
420sendpacket (struct ifnet *ifp, struct mbuf *m)
421{
422    struct open_eth_softc *dp = ifp->if_softc;
423    unsigned char *temp;
424    struct mbuf *n;
425    unsigned int len, len_status;
426
427    if (inside) printf ("error: sendpacket re-entered!!\n");
428    inside = 1;
429    /*
430     * Waiting for Transmitter ready
431     */
432    n = m;
433
434    while (dp->regs->xd[dp->tx_ptr].len_status & OETH_TX_BD_READY)
435      {
436#ifdef OETH_SUSPEND_NOTXBUF
437          rtems_event_set events;
438          rtems_bsdnet_event_receive (OPEN_ETH_TX_WAIT_EVENT,
439                                      RTEMS_WAIT | RTEMS_EVENT_ANY,
440                                      TOD_MILLISECONDS_TO_TICKS(500), &events);
441#endif
442      }
443
444    len = 0;
445    temp = (unsigned char *) dp->txdesc[dp->tx_ptr].buf;
446    dp->regs->xd[dp->tx_ptr].addr = (unsigned32 *) temp;
447
448#ifdef OPEN_ETH_DEBUG
449    printf("TXD: 0x%08x\n", (int) m->m_data);
450#endif
451    for (;;)
452        {
453#ifdef OPEN_ETH_DEBUG
454          int i;
455          printf("MBUF: 0x%08x : ", (int) m->m_data);
456          for (i=0;i<m->m_len;i++)
457            printf("%x%x", (m->m_data[i] >> 4) & 0x0ff, m->m_data[i] & 0x0ff);
458          printf("\n");
459#endif
460          len += m->m_len;
461          if (len <= RBUF_SIZE)
462            memcpy ((void *) temp, (char *) m->m_data, m->m_len);
463          temp += m->m_len;
464          if ((m = m->m_next) == NULL)
465              break;
466        }
467
468    m_freem (n);
469
470    /* don't send long packets */
471
472    if (len <= RBUF_SIZE) {
473
474     /* Clear all of the status flags.  */
475     len_status = dp->regs->xd[dp->tx_ptr].len_status & ~OETH_TX_BD_STATS;
476
477     /* If the frame is short, tell CPM to pad it.  */
478     if (len < ET_MINLEN) {
479        len_status |= OETH_TX_BD_PAD;
480        len = ET_MINLEN;
481     }
482     else
483        len_status &= ~OETH_TX_BD_PAD;
484
485      /* write buffer descriptor length and status */
486      len_status |= (len << 16) | (OETH_TX_BD_READY | OETH_TX_BD_CRC);
487      dp->regs->xd[dp->tx_ptr].len_status = len_status;
488      dp->tx_ptr = (dp->tx_ptr + 1) % dp->txbufs;
489
490    }
491    inside = 0;
492}
493
494/*
495 * Driver transmit daemon
496 */
497void
498open_eth_txDaemon (void *arg)
499{
500    struct open_eth_softc *sc = (struct open_eth_softc *) arg;
501    struct ifnet *ifp = &sc->arpcom.ac_if;
502    struct mbuf *m;
503    rtems_event_set events;
504
505    for (;;)
506      {
507          /*
508           * Wait for packet
509           */
510
511          rtems_bsdnet_event_receive (START_TRANSMIT_EVENT,
512                                      RTEMS_EVENT_ANY | RTEMS_WAIT,
513                                      RTEMS_NO_TIMEOUT, &events);
514#ifdef OPEN_ETH_DEBUG
515    printf ("t\n");
516#endif
517
518          /*
519           * Send packets till queue is empty
520           */
521          for (;;)
522            {
523                /*
524                 * Get the next mbuf chain to transmit.
525                 */
526                IF_DEQUEUE (&ifp->if_snd, m);
527                if (!m)
528                    break;
529                sendpacket (ifp, m);
530            }
531          ifp->if_flags &= ~IFF_OACTIVE;
532      }
533}
534
535
536static void
537open_eth_start (struct ifnet *ifp)
538{
539    struct open_eth_softc *sc = ifp->if_softc;
540
541    rtems_event_send (sc->txDaemonTid, START_TRANSMIT_EVENT);
542    ifp->if_flags |= IFF_OACTIVE;
543}
544
545/*
546 * Initialize and start the device
547 */
548static void
549open_eth_init (void *arg)
550{
551    struct open_eth_softc *sc = arg;
552    struct ifnet *ifp = &sc->arpcom.ac_if;
553
554    if (sc->txDaemonTid == 0)
555      {
556
557          /*
558           * Set up OPEN_ETH hardware
559           */
560          open_eth_initialize_hardware (sc);
561
562          /*
563           * Start driver tasks
564           */
565          sc->rxDaemonTid = rtems_bsdnet_newproc ("DCrx", 4096,
566                                                  open_eth_rxDaemon, sc);
567          sc->txDaemonTid = rtems_bsdnet_newproc ("DCtx", 4096,
568                                                  open_eth_txDaemon, sc);
569      }
570
571    /*
572     * Tell the world that we're running.
573     */
574    ifp->if_flags |= IFF_RUNNING;
575
576}
577
578/*
579 * Stop the device
580 */
581static void
582open_eth_stop (struct open_eth_softc *sc)
583{
584    struct ifnet *ifp = &sc->arpcom.ac_if;
585
586    ifp->if_flags &= ~IFF_RUNNING;
587
588    sc->regs->moder = 0;                /* RX/TX OFF */
589    sc->regs->moder = OETH_MODER_RST;   /* Reset ON */
590    sc->regs->moder = 0;                /* Reset OFF */
591}
592
593
594/*
595 * Show interface statistics
596 */
597static void
598open_eth_stats (struct open_eth_softc *sc)
599{
600    printf ("         Rx Packets:%-8lu", sc->rxPackets);
601    printf ("      Rx Interrupts:%-8lu", sc->rxInterrupts);
602    printf ("          Length:%-8lu", sc->rxLengthError);
603    printf ("       Non-octet:%-8lu\n", sc->rxNonOctet);
604    printf ("            Bad CRC:%-8lu", sc->rxBadCRC);
605    printf ("         Overrun:%-8lu", sc->rxOverrun);
606    printf ("            Miss:%-8lu", sc->rxMiss);
607    printf ("       Collision:%-8lu\n", sc->rxCollision);
608
609    printf ("      Tx Interrupts:%-8lu", sc->txInterrupts);
610    printf ("        Deferred:%-8lu", sc->txDeferred);
611    printf (" Missed Hearbeat:%-8lu\n", sc->txHeartbeat);
612    printf ("         No Carrier:%-8lu", sc->txLostCarrier);
613    printf ("Retransmit Limit:%-8lu", sc->txRetryLimit);
614    printf ("  Late Collision:%-8lu\n", sc->txLateCollision);
615    printf ("           Underrun:%-8lu", sc->txUnderrun);
616    printf (" Raw output wait:%-8lu\n", sc->txRawWait);
617}
618
619/*
620 * Driver ioctl handler
621 */
622static int
623open_eth_ioctl (struct ifnet *ifp, int command, caddr_t data)
624{
625    struct open_eth_softc *sc = ifp->if_softc;
626    int error = 0;
627
628    switch (command)
629      {
630      case SIOCGIFADDR:
631      case SIOCSIFADDR:
632          ether_ioctl (ifp, command, data);
633          break;
634
635      case SIOCSIFFLAGS:
636          switch (ifp->if_flags & (IFF_UP | IFF_RUNNING))
637            {
638            case IFF_RUNNING:
639                open_eth_stop (sc);
640                break;
641
642            case IFF_UP:
643                open_eth_init (sc);
644                break;
645
646            case IFF_UP | IFF_RUNNING:
647                open_eth_stop (sc);
648                open_eth_init (sc);
649                break;
650
651            default:
652                break;
653            }
654          break;
655
656      case SIO_RTEMS_SHOW_STATS:
657          open_eth_stats (sc);
658          break;
659
660          /*
661           * FIXME: All sorts of multicast commands need to be added here!
662           */
663      default:
664          error = EINVAL;
665          break;
666      }
667
668    return error;
669}
670
671/*
672 * Attach an OPEN_ETH driver to the system
673 */
674int
675rtems_open_eth_driver_attach (struct rtems_bsdnet_ifconfig *config,
676                              open_eth_configuration_t * chip)
677{
678    struct open_eth_softc *sc;
679    struct ifnet *ifp;
680    int mtu;
681    int unitNumber;
682    char *unitName;
683
684      /* parse driver name */
685    if ((unitNumber = rtems_bsdnet_parse_driver_name (config, &unitName)) < 0)
686        return 0;
687
688    sc = &oc;
689    ifp = &sc->arpcom.ac_if;
690    memset (sc, 0, sizeof (*sc));
691
692    if (config->hardware_address)
693      {
694          memcpy (sc->arpcom.ac_enaddr, config->hardware_address,
695                  ETHER_ADDR_LEN);
696      }
697    else
698      {
699          memset (sc->arpcom.ac_enaddr, 0x08, ETHER_ADDR_LEN);
700      }
701
702    if (config->mtu)
703        mtu = config->mtu;
704    else
705        mtu = ETHERMTU;
706
707    sc->acceptBroadcast = !config->ignore_broadcast;
708    sc->regs = (void *) chip->base_address;
709    sc->vector = chip->vector;
710    sc->txbufs = chip->txd_count;
711    sc->rxbufs = chip->rxd_count;
712
713
714    /*
715     * Set up network interface values
716     */
717    ifp->if_softc = sc;
718    ifp->if_unit = unitNumber;
719    ifp->if_name = unitName;
720    ifp->if_mtu = mtu;
721    ifp->if_init = open_eth_init;
722    ifp->if_ioctl = open_eth_ioctl;
723    ifp->if_start = open_eth_start;
724    ifp->if_output = ether_output;
725    ifp->if_flags = IFF_BROADCAST | IFF_SIMPLEX;
726    if (ifp->if_snd.ifq_maxlen == 0)
727        ifp->if_snd.ifq_maxlen = ifqmaxlen;
728
729    /*
730     * Attach the interface
731     */
732    if_attach (ifp);
733    ether_ifattach (ifp);
734
735#ifdef OPEN_ETH_DEBUG
736    printf ("OPEN_ETH : driver has been attached\n");
737#endif
738    return 1;
739};
Note: See TracBrowser for help on using the repository browser.